Quellcodebibliothek Statistik Leitseite products/Sources/formale Sprachen/C/Linux/arch/arm64/boot/dts/freescale/   (Open Source Betriebssystem Version 6.17.9©)  Datei vom 24.10.2025 mit Größe 25 kB image not shown  

Quelle  imx8mp-evk.dts   Sprache: unbekannt

 
Spracherkennung für: .dts vermutete Sprache: Unknown {[0] [0] [0]} [Methode: Schwerpunktbildung, einfache Gewichte, sechs Dimensionen]

// SPDX-License-Identifier: (GPL-2.0+ OR MIT)
/*
 * Copyright 2019 NXP
 */

/dts-v1/;

#include <dt-bindings/phy/phy-imx8-pcie.h>
#include "imx8mp.dtsi"

/ {
 model = "NXP i.MX8MPlus EVK board";
 compatible = "fsl,imx8mp-evk", "fsl,imx8mp";

 chosen {
  stdout-path = &uart2;
 };

 backlight_lvds: backlight-lvds {
  compatible = "pwm-backlight";
  pwms = <&pwm2 0 100000 0>;
  brightness-levels = <0 100>;
  num-interpolated-steps = <100>;
  default-brightness-level = <100>;
  power-supply = <®_per_12v>;
  status = "disabled";
 };

 hdmi-connector {
  compatible = "hdmi-connector";
  label = "hdmi";
  type = "a";

  port {
   hdmi_connector_in: endpoint {
    remote-endpoint = <&adv7535_out>;
   };
  };
 };

 gpio-leds {
  compatible = "gpio-leds";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_gpio_led>;

  status {
   label = "yellow:status";
   gpios = <&gpio3 16 GPIO_ACTIVE_HIGH>;
   default-state = "on";
  };
 };

 memory@40000000 {
  device_type = "memory";
  reg = <0x0 0x40000000 0 0xc0000000>,
        <0x1 0x00000000 0 0xc0000000>;
 };

 native-hdmi-connector {
  compatible = "hdmi-connector";
  label = "HDMI OUT";
  type = "a";

  port {
   hdmi_in: endpoint {
    remote-endpoint = <&hdmi_tx_out>;
   };
  };
 };

 pcie0_refclk: pcie0-refclk {
  compatible = "fixed-clock";
  #clock-cells = <0>;
  clock-frequency = <100000000>;
 };

 reg_audio_3v3: regulator-audio-3v3 {
  compatible = "regulator-fixed";
  regulator-name = "audio-3v3";
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  regulator-always-on;
  regulator-boot-on;
 };

 reg_audio_1v8: regulator-audio-1v8 {
  compatible = "regulator-fixed";
  regulator-name = "audio-1v8";
  regulator-min-microvolt = <1800000>;
  regulator-max-microvolt = <1800000>;
  regulator-always-on;
  regulator-boot-on;
 };

 reg_audio_pwr: regulator-audio-pwr {
  compatible = "regulator-fixed";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_audio_pwr_reg>;
  regulator-name = "audio-pwr";
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  gpio = <&gpio4 29 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_can1_stby: regulator-can1-stby {
  compatible = "regulator-fixed";
  regulator-name = "can1-stby";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_flexcan1_reg>;
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  gpio = <&gpio5 5 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_can2_stby: regulator-can2-stby {
  compatible = "regulator-fixed";
  regulator-name = "can2-stby";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_flexcan2_reg>;
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  gpio = <&gpio4 27 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_pcie0: regulator-pcie {
  compatible = "regulator-fixed";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_pcie0_reg>;
  regulator-name = "MPCIE_3V3";
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  gpio = <&gpio2 6 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_per_12v: regulator-per-12v {
  compatible = "regulator-fixed";
  regulator-name = "PER_12V";
  regulator-min-microvolt = <12000000>;
  regulator-max-microvolt = <12000000>;
  gpio = <&pca6416 1 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_usdhc2_vmmc: regulator-usdhc2 {
  compatible = "regulator-fixed";
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_reg_usdhc2_vmmc>;
  regulator-name = "VSD_3V3";
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
  gpio = <&gpio2 19 GPIO_ACTIVE_HIGH>;
  enable-active-high;
 };

 reg_vext_3v3: regulator-vext-3v3 {
  compatible = "regulator-fixed";
  regulator-name = "VEXT_3V3";
  regulator-min-microvolt = <3300000>;
  regulator-max-microvolt = <3300000>;
 };

 audio_codec_bt_sco: audio-codec-bt-sco {
  compatible = "linux,bt-sco";
  #sound-dai-cells = <1>;
 };

 sound-bt-sco {
  compatible = "simple-audio-card";
  simple-audio-card,name = "bt-sco-audio";
  simple-audio-card,format = "dsp_a";
  simple-audio-card,bitclock-inversion;
  simple-audio-card,frame-master = <&btcpu>;
  simple-audio-card,bitclock-master = <&btcpu>;

  btcpu: simple-audio-card,cpu {
   sound-dai = <&sai2>;
   dai-tdm-slot-num = <2>;
   dai-tdm-slot-width = <16>;
  };

  simple-audio-card,codec {
   sound-dai = <&audio_codec_bt_sco 1>;
  };
 };

 sound-hdmi {
  compatible = "fsl,imx-audio-hdmi";
  model = "audio-hdmi";
  audio-cpu = <&aud2htx>;
  hdmi-out;
 };

 sound-micfil {
  compatible = "fsl,imx-audio-card";
  model = "micfil-audio";

  pri-dai-link {
   link-name = "micfil hifi";
   format = "i2s";

   cpu {
    sound-dai = <&micfil>;
   };
  };
 };

 sound-wm8960 {
  compatible = "fsl,imx-audio-wm8960";
  audio-asrc = <&easrc>;
  audio-codec = <&wm8960>;
  audio-cpu = <&sai3>;
  audio-routing = "Headphone Jack", "HP_L",
   "Headphone Jack", "HP_R",
   "Ext Spk", "SPK_LP",
   "Ext Spk", "SPK_LN",
   "Ext Spk", "SPK_RP",
   "Ext Spk", "SPK_RN",
   "LINPUT1", "Mic Jack",
   "LINPUT3", "Mic Jack",
   "Mic Jack", "MICB";
  hp-det-gpio = <&gpio4 28 GPIO_ACTIVE_HIGH>;
  model = "wm8960-audio";
  pinctrl-0 = <&pinctrl_hpdet>;
  pinctrl-names = "default";
 };

 sound-xcvr {
  compatible = "fsl,imx-audio-card";
  model = "imx-audio-xcvr";

  pri-dai-link {
   link-name = "XCVR PCM";

   cpu {
    sound-dai = <&xcvr>;
   };
  };
 };

 reserved-memory {
  #address-cells = <2>;
  #size-cells = <2>;
  ranges;

  dsp_vdev0vring0: vdev0vring0@942f0000 {
   reg = <0 0x942f0000 0 0x8000>;
   no-map;
  };

  dsp_vdev0vring1: vdev0vring1@942f8000 {
   reg = <0 0x942f8000 0 0x8000>;
   no-map;
  };

  dsp_vdev0buffer: vdev0buffer@94300000 {
   compatible = "shared-dma-pool";
   reg = <0 0x94300000 0 0x100000>;
   no-map;
  };
 };
};

&flexspi {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_flexspi0>;
 status = "okay";

 flash@0 {
  compatible = "jedec,spi-nor";
  reg = <0>;
  spi-max-frequency = <80000000>;
  spi-tx-bus-width = <1>;
  spi-rx-bus-width = <4>;
 };
};

&A53_0 {
 cpu-supply = <®_arm>;
};

&A53_1 {
 cpu-supply = <®_arm>;
};

&A53_2 {
 cpu-supply = <®_arm>;
};

&A53_3 {
 cpu-supply = <®_arm>;
};

&aud2htx {
 status = "okay";
};

&dsp_reserved {
 status = "okay";
};

&dsp {
 memory-region = <&dsp_vdev0buffer>, <&dsp_vdev0vring0>,
   <&dsp_vdev0vring1>, <&dsp_reserved>;
 status = "okay";
};

&easrc {
 fsl,asrc-rate  = <48000>;
 status = "okay";
};

&eqos {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_eqos>;
 phy-mode = "rgmii-id";
 phy-handle = <ðphy0>;
 snps,force_thresh_dma_mode;
 snps,mtl-tx-config = <&mtl_tx_setup>;
 snps,mtl-rx-config = <&mtl_rx_setup>;
 status = "okay";

 mdio {
  compatible = "snps,dwmac-mdio";
  #address-cells = <1>;
  #size-cells = <0>;

  ethphy0: ethernet-phy@1 {
   compatible = "ethernet-phy-ieee802.3-c22";
   reg = <1>;
   eee-broken-1000t;
   reset-gpios = <&gpio4 22 GPIO_ACTIVE_LOW>;
   reset-assert-us = <10000>;
   reset-deassert-us = <80000>;
   realtek,clkout-disable;
  };
 };

 mtl_tx_setup: tx-queues-config {
  snps,tx-queues-to-use = <5>;

  queue0 {
   snps,dcb-algorithm;
   snps,priority = <0x1>;
  };

  queue1 {
   snps,dcb-algorithm;
   snps,priority = <0x2>;
  };

  queue2 {
   snps,dcb-algorithm;
   snps,priority = <0x4>;
  };

  queue3 {
   snps,dcb-algorithm;
   snps,priority = <0x8>;
  };

  queue4 {
   snps,dcb-algorithm;
   snps,priority = <0xf0>;
  };
 };

 mtl_rx_setup: rx-queues-config {
  snps,rx-queues-to-use = <5>;
  snps,rx-sched-sp;

  queue0 {
   snps,dcb-algorithm;
   snps,priority = <0x1>;
   snps,map-to-dma-channel = <0>;
  };

  queue1 {
   snps,dcb-algorithm;
   snps,priority = <0x2>;
   snps,map-to-dma-channel = <1>;
  };

  queue2 {
   snps,dcb-algorithm;
   snps,priority = <0x4>;
   snps,map-to-dma-channel = <2>;
  };

  queue3 {
   snps,dcb-algorithm;
   snps,priority = <0x8>;
   snps,map-to-dma-channel = <3>;
  };

  queue4 {
   snps,dcb-algorithm;
   snps,priority = <0xf0>;
   snps,map-to-dma-channel = <4>;
  };
 };
};

&fec {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_fec>;
 phy-mode = "rgmii-id";
 phy-handle = <ðphy1>;
 fsl,magic-packet;
 status = "okay";

 mdio {
  #address-cells = <1>;
  #size-cells = <0>;

  ethphy1: ethernet-phy@1 {
   compatible = "ethernet-phy-ieee802.3-c22";
   reg = <1>;
   eee-broken-1000t;
   reset-gpios = <&gpio4 2 GPIO_ACTIVE_LOW>;
   reset-assert-us = <10000>;
   reset-deassert-us = <80000>;
   realtek,clkout-disable;
  };
 };
};

&flexcan1 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_flexcan1>;
 xceiver-supply = <®_can1_stby>;
 status = "okay";
};

&flexcan2 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_flexcan2>;
 xceiver-supply = <®_can2_stby>;
 status = "disabled";/* can2 pin conflict with pdm */
};

&hdmi_pvi {
 status = "okay";
};

&hdmi_tx {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_hdmi>;
 status = "okay";

 ports {
  port@1 {
   hdmi_tx_out: endpoint {
    remote-endpoint = <&hdmi_in>;
   };
  };
 };
};

&hdmi_tx_phy {
 status = "okay";
};

&i2c1 {
 clock-frequency = <400000>;
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_i2c1>;
 status = "okay";

 pmic@25 {
  compatible = "nxp,pca9450c";
  reg = <0x25>;
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_pmic>;
  interrupt-parent = <&gpio1>;
  interrupts = <3 IRQ_TYPE_LEVEL_LOW>;

  regulators {
   BUCK1 {
    regulator-name = "BUCK1";
    regulator-min-microvolt = <720000>;
    regulator-max-microvolt = <1000000>;
    regulator-boot-on;
    regulator-always-on;
    regulator-ramp-delay = <3125>;
   };

   reg_arm: BUCK2 {
    regulator-name = "BUCK2";
    regulator-min-microvolt = <720000>;
    regulator-max-microvolt = <1025000>;
    regulator-boot-on;
    regulator-always-on;
    regulator-ramp-delay = <3125>;
    nxp,dvs-run-voltage = <950000>;
    nxp,dvs-standby-voltage = <850000>;
   };

   BUCK4 {
    regulator-name = "BUCK4";
    regulator-min-microvolt = <3000000>;
    regulator-max-microvolt = <3600000>;
    regulator-boot-on;
    regulator-always-on;
   };

   reg_buck5: BUCK5 {
    regulator-name = "BUCK5";
    regulator-min-microvolt = <1650000>;
    regulator-max-microvolt = <1950000>;
    regulator-boot-on;
    regulator-always-on;
   };

   BUCK6 {
    regulator-name = "BUCK6";
    regulator-min-microvolt = <1045000>;
    regulator-max-microvolt = <1155000>;
    regulator-boot-on;
    regulator-always-on;
   };

   LDO1 {
    regulator-name = "LDO1";
    regulator-min-microvolt = <1650000>;
    regulator-max-microvolt = <1950000>;
    regulator-boot-on;
    regulator-always-on;
   };

   LDO3 {
    regulator-name = "LDO3";
    regulator-min-microvolt = <1710000>;
    regulator-max-microvolt = <1890000>;
    regulator-boot-on;
    regulator-always-on;
   };

   LDO5 {
    regulator-name = "LDO5";
    regulator-min-microvolt = <1800000>;
    regulator-max-microvolt = <3300000>;
    regulator-boot-on;
    regulator-always-on;
   };
  };
 };
};

&i2c2 {
 clock-frequency = <400000>;
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_i2c2>;
 status = "okay";

 hdmi@3d {
  compatible = "adi,adv7535";
  reg = <0x3d>;
  interrupt-parent = <&gpio1>;
  interrupts = <9 IRQ_TYPE_EDGE_FALLING>;
  adi,dsi-lanes = <4>;
  avdd-supply = <®_buck5>;
  dvdd-supply = <®_buck5>;
  pvdd-supply = <®_buck5>;
  a2vdd-supply = <®_buck5>;
  v3p3-supply = <®_vext_3v3>;
  v1p2-supply = <®_buck5>;

  ports {
   #address-cells = <1>;
   #size-cells = <0>;

   port@0 {
    reg = <0>;

    adv7535_in: endpoint {
     remote-endpoint = <&dsi_out>;
    };
   };

   port@1 {
    reg = <1>;

    adv7535_out: endpoint {
     remote-endpoint = <&hdmi_connector_in>;
    };
   };

  };
 };
};

&i2c3 {
 clock-frequency = <400000>;
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_i2c3>;
 status = "okay";

 wm8960: codec@1a {
  compatible = "wlf,wm8960";
  reg = <0x1a>;
  #sound-dai-cells = <0>;
  clocks = <&audio_blk_ctrl IMX8MP_CLK_AUDIOMIX_SAI3_MCLK1>;
  clock-names = "mclk";
  wlf,shared-lrclk;
  wlf,hp-cfg = <3 2 3>;
  wlf,gpio-cfg = <1 3>;
  AVDD-supply = <®_audio_3v3>;
  DBVDD-supply = <®_audio_1v8>;
  DCVDD-supply = <®_audio_1v8>;
  SPKVDD1-supply = <®_audio_pwr>;
  SPKVDD2-supply = <®_audio_pwr>;
 };

 pca6416: gpio@20 {
  compatible = "ti,tca6416";
  reg = <0x20>;
  gpio-controller;
  #gpio-cells = <2>;
  interrupt-controller;
  #interrupt-cells = <2>;
  pinctrl-names = "default";
  pinctrl-0 = <&pinctrl_pca6416_int>;
  interrupt-parent = <&gpio1>;
  interrupts = <12 IRQ_TYPE_LEVEL_LOW>;
  gpio-line-names = "EXT_PWREN1",
   "EXT_PWREN2",
   "CAN1/I2C5_SEL",
   "PDM/CAN2_SEL",
   "FAN_EN",
   "PWR_MEAS_IO1",
   "PWR_MEAS_IO2",
   "EXP_P0_7",
   "EXP_P1_0",
   "EXP_P1_1",
   "EXP_P1_2",
   "EXP_P1_3",
   "EXP_P1_4",
   "EXP_P1_5",
   "EXP_P1_6",
   "EXP_P1_7";
 };
};

/* I2C on expansion connector J22. */
&i2c5 {
 clock-frequency = <100000>; /* Lower clock speed for external bus. */
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_i2c5>;
 status = "disabled"; /* can1 pins conflict with i2c5 */

 /* GPIO 2 of PCA6416 is used to switch between CAN1 and I2C5 functions:
  *     LOW:  CAN1 (default, pull-down)
  *     HIGH: I2C5
  * You need to set it to high to enable I2C5 (for example, add gpio-hog
  * in pca6416 node).
  */
};

&lcdif1 {
 status = "okay";
};

&lcdif3 {
 status = "okay";
};

&micfil {
 #sound-dai-cells = <0>;
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_pdm>;
 assigned-clocks = <&clk IMX8MP_CLK_PDM>;
 assigned-clock-parents = <&clk IMX8MP_AUDIO_PLL1_OUT>;
 assigned-clock-rates = <196608000>;
 status = "okay";
};

&mipi_dsi {
 samsung,esc-clock-frequency = <10000000>;
 status = "okay";

 ports {
  port@1 {
   reg = <1>;

   dsi_out: endpoint {
    remote-endpoint = <&adv7535_in>;
    data-lanes = <1 2 3 4>;
   };
  };
 };
};

&mu2 {
 status = "okay";
};

&pcie_phy {
 fsl,refclk-pad-mode = <IMX8_PCIE_REFCLK_PAD_INPUT>;
 clocks = <&pcie0_refclk>;
 clock-names = "ref";
 status = "okay";
};

&pcie0 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_pcie0>;
 reset-gpio = <&gpio2 7 GPIO_ACTIVE_LOW>;
 vpcie-supply = <®_pcie0>;
 status = "okay";
};

&pcie0_ep {
 pinctrl-0 = <&pinctrl_pcie0>;
 pinctrl-names = "default";
 status = "disabled";
};

&pwm1 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_pwm1>;
 status = "okay";
};

&pwm2 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_pwm2>;
 status = "okay";
};

&pwm4 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_pwm4>;
 status = "okay";
};

&sai2 {
 #sound-dai-cells = <0>;
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_sai2>;
 assigned-clocks = <&clk IMX8MP_CLK_SAI2>;
 assigned-clock-parents = <&clk IMX8MP_AUDIO_PLL1_OUT>;
 assigned-clock-rates = <12288000>;
 fsl,sai-mclk-direction-output;
 status = "okay";
};

&sai3 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_sai3>;
 assigned-clocks = <&clk IMX8MP_CLK_SAI3>;
 assigned-clock-parents = <&clk IMX8MP_AUDIO_PLL1_OUT>;
 assigned-clock-rates = <12288000>;
 fsl,sai-mclk-direction-output;
 status = "okay";
};

&snvs_pwrkey {
 status = "okay";
};

&uart1 { /* BT */
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_uart1>;
 assigned-clocks = <&clk IMX8MP_CLK_UART1>;
 assigned-clock-parents = <&clk IMX8MP_SYS_PLL1_80M>;
 uart-has-rtscts;
 status = "okay";
};

&uart2 {
 /* console */
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_uart2>;
 status = "okay";
};

&usb3_phy1 {
 status = "okay";
};

&usb3_1 {
 status = "okay";
};

&usb_dwc3_1 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_usb1_vbus>;
 dr_mode = "host";
 status = "okay";
};

&uart3 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_uart3>;
 assigned-clocks = <&clk IMX8MP_CLK_UART3>;
 assigned-clock-parents = <&clk IMX8MP_SYS_PLL1_80M>;
 uart-has-rtscts;
 status = "okay";
};

&usdhc2 {
 assigned-clocks = <&clk IMX8MP_CLK_USDHC2>;
 assigned-clock-rates = <400000000>;
 pinctrl-names = "default", "state_100mhz", "state_200mhz";
 pinctrl-0 = <&pinctrl_usdhc2>, <&pinctrl_usdhc2_gpio>;
 pinctrl-1 = <&pinctrl_usdhc2_100mhz>, <&pinctrl_usdhc2_gpio>;
 pinctrl-2 = <&pinctrl_usdhc2_200mhz>, <&pinctrl_usdhc2_gpio>;
 cd-gpios = <&gpio2 12 GPIO_ACTIVE_LOW>;
 vmmc-supply = <®_usdhc2_vmmc>;
 bus-width = <4>;
 status = "okay";
};

&usdhc3 {
 assigned-clocks = <&clk IMX8MP_CLK_USDHC3>;
 assigned-clock-rates = <400000000>;
 pinctrl-names = "default", "state_100mhz", "state_200mhz";
 pinctrl-0 = <&pinctrl_usdhc3>;
 pinctrl-1 = <&pinctrl_usdhc3_100mhz>;
 pinctrl-2 = <&pinctrl_usdhc3_200mhz>;
 bus-width = <8>;
 non-removable;
 status = "okay";
};

&wdog1 {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_wdog>;
 fsl,ext-reset-output;
 status = "okay";
};

&xcvr {
 #sound-dai-cells = <0>;
 status = "okay";
};

&iomuxc {
 pinctrl-names = "default";
 pinctrl-0 = <&pinctrl_hog>;

 pinctrl_audio_pwr_reg: audiopwrreggrp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI3_RXC__GPIO4_IO29  0xd6
  >;
 };

 pinctrl_eqos: eqosgrp {
  fsl,pins = <
   MX8MP_IOMUXC_ENET_MDC__ENET_QOS_MDC    0x2
   MX8MP_IOMUXC_ENET_MDIO__ENET_QOS_MDIO    0x2
   MX8MP_IOMUXC_ENET_RD0__ENET_QOS_RGMII_RD0   0x90
   MX8MP_IOMUXC_ENET_RD1__ENET_QOS_RGMII_RD1   0x90
   MX8MP_IOMUXC_ENET_RD2__ENET_QOS_RGMII_RD2   0x90
   MX8MP_IOMUXC_ENET_RD3__ENET_QOS_RGMII_RD3   0x90
   MX8MP_IOMUXC_ENET_RXC__CCM_ENET_QOS_CLOCK_GENERATE_RX_CLK 0x90
   MX8MP_IOMUXC_ENET_RX_CTL__ENET_QOS_RGMII_RX_CTL   0x90
   MX8MP_IOMUXC_ENET_TD0__ENET_QOS_RGMII_TD0   0x16
   MX8MP_IOMUXC_ENET_TD1__ENET_QOS_RGMII_TD1   0x16
   MX8MP_IOMUXC_ENET_TD2__ENET_QOS_RGMII_TD2   0x16
   MX8MP_IOMUXC_ENET_TD3__ENET_QOS_RGMII_TD3   0x16
   MX8MP_IOMUXC_ENET_TX_CTL__ENET_QOS_RGMII_TX_CTL   0x16
   MX8MP_IOMUXC_ENET_TXC__CCM_ENET_QOS_CLOCK_GENERATE_TX_CLK 0x16
   MX8MP_IOMUXC_SAI2_RXC__GPIO4_IO22    0x10
  >;
 };

 pinctrl_fec: fecgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI1_RXD2__ENET1_MDC  0x2
   MX8MP_IOMUXC_SAI1_RXD3__ENET1_MDIO  0x2
   MX8MP_IOMUXC_SAI1_RXD4__ENET1_RGMII_RD0  0x90
   MX8MP_IOMUXC_SAI1_RXD5__ENET1_RGMII_RD1  0x90
   MX8MP_IOMUXC_SAI1_RXD6__ENET1_RGMII_RD2  0x90
   MX8MP_IOMUXC_SAI1_RXD7__ENET1_RGMII_RD3  0x90
   MX8MP_IOMUXC_SAI1_TXC__ENET1_RGMII_RXC  0x90
   MX8MP_IOMUXC_SAI1_TXFS__ENET1_RGMII_RX_CTL 0x90
   MX8MP_IOMUXC_SAI1_TXD0__ENET1_RGMII_TD0  0x16
   MX8MP_IOMUXC_SAI1_TXD1__ENET1_RGMII_TD1  0x16
   MX8MP_IOMUXC_SAI1_TXD2__ENET1_RGMII_TD2  0x16
   MX8MP_IOMUXC_SAI1_TXD3__ENET1_RGMII_TD3  0x16
   MX8MP_IOMUXC_SAI1_TXD4__ENET1_RGMII_TX_CTL 0x16
   MX8MP_IOMUXC_SAI1_TXD5__ENET1_RGMII_TXC  0x16
   MX8MP_IOMUXC_SAI1_RXD0__GPIO4_IO02  0x10
  >;
 };

 pinctrl_flexcan1: flexcan1grp {
  fsl,pins = <
   MX8MP_IOMUXC_SPDIF_RX__CAN1_RX          0x154
   MX8MP_IOMUXC_SPDIF_TX__CAN1_TX          0x154
  >;
 };

 pinctrl_flexcan2: flexcan2grp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI5_MCLK__CAN2_RX         0x154
   MX8MP_IOMUXC_SAI5_RXD3__CAN2_TX         0x154
  >;
 };

 pinctrl_flexcan1_reg: flexcan1reggrp {
  fsl,pins = <
   MX8MP_IOMUXC_SPDIF_EXT_CLK__GPIO5_IO05  0x154   /* CAN1_STBY */
  >;
 };

 pinctrl_flexcan2_reg: flexcan2reggrp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI2_MCLK__GPIO4_IO27      0x154   /* CAN2_STBY */
  >;
 };

 pinctrl_flexspi0: flexspi0grp {
  fsl,pins = <
   MX8MP_IOMUXC_NAND_ALE__FLEXSPI_A_SCLK           0x1c2
   MX8MP_IOMUXC_NAND_CE0_B__FLEXSPI_A_SS0_B        0x82
   MX8MP_IOMUXC_NAND_DATA00__FLEXSPI_A_DATA00      0x82
   MX8MP_IOMUXC_NAND_DATA01__FLEXSPI_A_DATA01      0x82
   MX8MP_IOMUXC_NAND_DATA02__FLEXSPI_A_DATA02      0x82
   MX8MP_IOMUXC_NAND_DATA03__FLEXSPI_A_DATA03      0x82
  >;
 };

 pinctrl_gpio_led: gpioledgrp {
  fsl,pins = <
   MX8MP_IOMUXC_NAND_READY_B__GPIO3_IO16 0x140
  >;
 };

 pinctrl_hdmi: hdmigrp {
  fsl,pins = <
   MX8MP_IOMUXC_HDMI_DDC_SCL__HDMIMIX_HDMI_SCL 0x1c2
   MX8MP_IOMUXC_HDMI_DDC_SDA__HDMIMIX_HDMI_SDA 0x1c2
   MX8MP_IOMUXC_HDMI_CEC__HDMIMIX_HDMI_CEC  0x10
  >;
 };

 pinctrl_hog: hoggrp {
  fsl,pins = <
   MX8MP_IOMUXC_HDMI_HPD__HDMIMIX_HDMI_HPD  0x40000010
  >;
 };

 pinctrl_hpdet: hpdetgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI3_RXFS__GPIO4_IO28  0xd6
  >;
 };

 pinctrl_i2c1: i2c1grp {
  fsl,pins = <
   MX8MP_IOMUXC_I2C1_SCL__I2C1_SCL  0x400001c2
   MX8MP_IOMUXC_I2C1_SDA__I2C1_SDA  0x400001c2
  >;
 };

 pinctrl_i2c2: i2c2grp {
  fsl,pins = <
   MX8MP_IOMUXC_I2C2_SCL__I2C2_SCL  0x400001c2
   MX8MP_IOMUXC_I2C2_SDA__I2C2_SDA  0x400001c2
  >;
 };

 pinctrl_i2c3: i2c3grp {
  fsl,pins = <
   MX8MP_IOMUXC_I2C3_SCL__I2C3_SCL  0x400001c2
   MX8MP_IOMUXC_I2C3_SDA__I2C3_SDA  0x400001c2
  >;
 };

 pinctrl_i2c5: i2c5grp {
  fsl,pins = <
   MX8MP_IOMUXC_SPDIF_RX__I2C5_SDA         0x400001c2
   MX8MP_IOMUXC_SPDIF_TX__I2C5_SCL         0x400001c2
  >;
 };

 pinctrl_lvds_en: lvdsengrp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO10__GPIO1_IO10 0x1c0
  >;
 };

 pinctrl_pcie0: pcie0grp {
  fsl,pins = <
   MX8MP_IOMUXC_I2C4_SCL__PCIE_CLKREQ_B 0x60 /* open drain, pull up */
   MX8MP_IOMUXC_SD1_DATA5__GPIO2_IO07 0x40
  >;
 };

 pinctrl_pcie0_reg: pcie0reggrp {
  fsl,pins = <
   MX8MP_IOMUXC_SD1_DATA4__GPIO2_IO06 0x40
  >;
 };

 pinctrl_pdm: pdmgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI5_RXC__AUDIOMIX_PDM_CLK  0xd6
   MX8MP_IOMUXC_SAI5_RXD0__AUDIOMIX_PDM_BIT_STREAM00 0xd6
   MX8MP_IOMUXC_SAI5_RXD1__AUDIOMIX_PDM_BIT_STREAM01 0xd6
   MX8MP_IOMUXC_SAI5_RXD2__AUDIOMIX_PDM_BIT_STREAM02 0xd6
   MX8MP_IOMUXC_SAI5_RXD3__AUDIOMIX_PDM_BIT_STREAM03 0xd6
  >;
 };

 pinctrl_pmic: pmicgrp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO03__GPIO1_IO03 0x000001c0
  >;
 };

 pinctrl_pca6416_int: pca6416_int_grp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO12__GPIO1_IO12 0x146 /* Input pull-up. */
  >;
 };

 pinctrl_pwm1: pwm1grp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO01__PWM1_OUT 0x116
  >;
 };

 pinctrl_pwm2: pwm2grp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO11__PWM2_OUT 0x116
  >;
 };

 pinctrl_pwm4: pwm4grp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI5_RXFS__PWM4_OUT 0x116
  >;
 };

 pinctrl_reg_usdhc2_vmmc: regusdhc2vmmcgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SD2_RESET_B__GPIO2_IO19 0x40
  >;
 };

 pinctrl_uart1: uart1grp {
  fsl,pins = <
   MX8MP_IOMUXC_UART1_RXD__UART1_DCE_RX 0x140
   MX8MP_IOMUXC_UART1_TXD__UART1_DCE_TX 0x140
   MX8MP_IOMUXC_UART3_RXD__UART1_DCE_CTS 0x140
   MX8MP_IOMUXC_UART3_TXD__UART1_DCE_RTS 0x140
  >;
 };

 pinctrl_sai2: sai2grp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI2_TXC__AUDIOMIX_SAI2_TX_BCLK 0xd6
   MX8MP_IOMUXC_SAI2_TXFS__AUDIOMIX_SAI2_TX_SYNC 0xd6
   MX8MP_IOMUXC_SAI2_TXD0__AUDIOMIX_SAI2_TX_DATA00 0xd6
   MX8MP_IOMUXC_SAI2_RXD0__AUDIOMIX_SAI2_RX_DATA00 0xd6
  >;
 };

 pinctrl_sai3: sai3grp {
  fsl,pins = <
   MX8MP_IOMUXC_SAI3_TXFS__AUDIOMIX_SAI3_TX_SYNC 0xd6
   MX8MP_IOMUXC_SAI3_TXC__AUDIOMIX_SAI3_TX_BCLK 0xd6
   MX8MP_IOMUXC_SAI3_RXD__AUDIOMIX_SAI3_RX_DATA00 0xd6
   MX8MP_IOMUXC_SAI3_TXD__AUDIOMIX_SAI3_TX_DATA00 0xd6
   MX8MP_IOMUXC_SAI3_MCLK__AUDIOMIX_SAI3_MCLK 0xd6
  >;
 };

 pinctrl_uart2: uart2grp {
  fsl,pins = <
   MX8MP_IOMUXC_UART2_RXD__UART2_DCE_RX 0x140
   MX8MP_IOMUXC_UART2_TXD__UART2_DCE_TX 0x140
  >;
 };

 pinctrl_usb1_vbus: usb1grp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO14__USB2_OTG_PWR 0x10
  >;
 };

 pinctrl_uart3: uart3grp {
  fsl,pins = <
   MX8MP_IOMUXC_ECSPI1_SCLK__UART3_DCE_RX  0x140
   MX8MP_IOMUXC_ECSPI1_MOSI__UART3_DCE_TX  0x140
   MX8MP_IOMUXC_ECSPI1_SS0__UART3_DCE_RTS  0x140
   MX8MP_IOMUXC_ECSPI1_MISO__UART3_DCE_CTS  0x140
  >;
 };

 pinctrl_usdhc2: usdhc2grp {
  fsl,pins = <
   MX8MP_IOMUXC_SD2_CLK__USDHC2_CLK 0x190
   MX8MP_IOMUXC_SD2_CMD__USDHC2_CMD 0x1d0
   MX8MP_IOMUXC_SD2_DATA0__USDHC2_DATA0 0x1d0
   MX8MP_IOMUXC_SD2_DATA1__USDHC2_DATA1 0x1d0
   MX8MP_IOMUXC_SD2_DATA2__USDHC2_DATA2 0x1d0
   MX8MP_IOMUXC_SD2_DATA3__USDHC2_DATA3 0x1d0
   MX8MP_IOMUXC_GPIO1_IO04__USDHC2_VSELECT 0xc0
  >;
 };

 pinctrl_usdhc2_100mhz: usdhc2-100mhzgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SD2_CLK__USDHC2_CLK 0x194
   MX8MP_IOMUXC_SD2_CMD__USDHC2_CMD 0x1d4
   MX8MP_IOMUXC_SD2_DATA0__USDHC2_DATA0 0x1d4
   MX8MP_IOMUXC_SD2_DATA1__USDHC2_DATA1 0x1d4
   MX8MP_IOMUXC_SD2_DATA2__USDHC2_DATA2 0x1d4
   MX8MP_IOMUXC_SD2_DATA3__USDHC2_DATA3 0x1d4
   MX8MP_IOMUXC_GPIO1_IO04__USDHC2_VSELECT 0xc0
  >;
 };

 pinctrl_usdhc2_200mhz: usdhc2-200mhzgrp {
  fsl,pins = <
   MX8MP_IOMUXC_SD2_CLK__USDHC2_CLK 0x196
   MX8MP_IOMUXC_SD2_CMD__USDHC2_CMD 0x1d6
   MX8MP_IOMUXC_SD2_DATA0__USDHC2_DATA0 0x1d6
   MX8MP_IOMUXC_SD2_DATA1__USDHC2_DATA1 0x1d6
   MX8MP_IOMUXC_SD2_DATA2__USDHC2_DATA2 0x1d6
   MX8MP_IOMUXC_SD2_DATA3__USDHC2_DATA3 0x1d6
   MX8MP_IOMUXC_GPIO1_IO04__USDHC2_VSELECT 0xc0
  >;
 };

 pinctrl_usdhc2_gpio: usdhc2gpiogrp {
  fsl,pins = <
   MX8MP_IOMUXC_SD2_CD_B__GPIO2_IO12 0x1c4
  >;
 };

 pinctrl_usdhc3: usdhc3grp {
  fsl,pins = <
   MX8MP_IOMUXC_NAND_WE_B__USDHC3_CLK 0x190
   MX8MP_IOMUXC_NAND_WP_B__USDHC3_CMD 0x1d0
   MX8MP_IOMUXC_NAND_DATA04__USDHC3_DATA0 0x1d0
   MX8MP_IOMUXC_NAND_DATA05__USDHC3_DATA1 0x1d0
   MX8MP_IOMUXC_NAND_DATA06__USDHC3_DATA2 0x1d0
   MX8MP_IOMUXC_NAND_DATA07__USDHC3_DATA3 0x1d0
   MX8MP_IOMUXC_NAND_RE_B__USDHC3_DATA4 0x1d0
   MX8MP_IOMUXC_NAND_CE2_B__USDHC3_DATA5 0x1d0
   MX8MP_IOMUXC_NAND_CE3_B__USDHC3_DATA6 0x1d0
   MX8MP_IOMUXC_NAND_CLE__USDHC3_DATA7 0x1d0
   MX8MP_IOMUXC_NAND_CE1_B__USDHC3_STROBE 0x190
  >;
 };

 pinctrl_usdhc3_100mhz: usdhc3-100mhzgrp {
  fsl,pins = <
   MX8MP_IOMUXC_NAND_WE_B__USDHC3_CLK 0x194
   MX8MP_IOMUXC_NAND_WP_B__USDHC3_CMD 0x1d4
   MX8MP_IOMUXC_NAND_DATA04__USDHC3_DATA0 0x1d4
   MX8MP_IOMUXC_NAND_DATA05__USDHC3_DATA1 0x1d4
   MX8MP_IOMUXC_NAND_DATA06__USDHC3_DATA2 0x1d4
   MX8MP_IOMUXC_NAND_DATA07__USDHC3_DATA3 0x1d4
   MX8MP_IOMUXC_NAND_RE_B__USDHC3_DATA4 0x1d4
   MX8MP_IOMUXC_NAND_CE2_B__USDHC3_DATA5 0x1d4
   MX8MP_IOMUXC_NAND_CE3_B__USDHC3_DATA6 0x1d4
   MX8MP_IOMUXC_NAND_CLE__USDHC3_DATA7 0x1d4
   MX8MP_IOMUXC_NAND_CE1_B__USDHC3_STROBE 0x194
  >;
 };

 pinctrl_usdhc3_200mhz: usdhc3-200mhzgrp {
  fsl,pins = <
   MX8MP_IOMUXC_NAND_WE_B__USDHC3_CLK 0x196
   MX8MP_IOMUXC_NAND_WP_B__USDHC3_CMD 0x1d6
   MX8MP_IOMUXC_NAND_DATA04__USDHC3_DATA0 0x1d6
   MX8MP_IOMUXC_NAND_DATA05__USDHC3_DATA1 0x1d6
   MX8MP_IOMUXC_NAND_DATA06__USDHC3_DATA2 0x1d6
   MX8MP_IOMUXC_NAND_DATA07__USDHC3_DATA3 0x1d6
   MX8MP_IOMUXC_NAND_RE_B__USDHC3_DATA4 0x1d6
   MX8MP_IOMUXC_NAND_CE2_B__USDHC3_DATA5 0x1d6
   MX8MP_IOMUXC_NAND_CE3_B__USDHC3_DATA6 0x1d6
   MX8MP_IOMUXC_NAND_CLE__USDHC3_DATA7 0x1d6
   MX8MP_IOMUXC_NAND_CE1_B__USDHC3_STROBE 0x196
  >;
 };

 pinctrl_wdog: wdoggrp {
  fsl,pins = <
   MX8MP_IOMUXC_GPIO1_IO02__WDOG1_WDOG_B 0x166
  >;
 };
};

[ Dauer der Verarbeitung: 0.33 Sekunden  ]