Quellcodebibliothek Statistik Leitseite products/Sources/formale Sprachen/C/Linux/arch/arm64/boot/dts/qcom/   (Open Source Betriebssystem Version 6.17.9©)  Datei vom 24.10.2025 mit Größe 61 kB image not shown  

Quelle  msm8916.dtsi   Sprache: unbekannt

 
Spracherkennung für: .dtsi vermutete Sprache: Unknown {[0] [0] [0]} [Methode: Schwerpunktbildung, einfache Gewichte, sechs Dimensionen]

// SPDX-License-Identifier: GPL-2.0-only
/*
 * Copyright (c) 2013-2015, The Linux Foundation. All rights reserved.
 */

#include <dt-bindings/arm/coresight-cti-dt.h>
#include <dt-bindings/clock/qcom,dsi-phy-28nm.h>
#include <dt-bindings/clock/qcom,gcc-msm8916.h>
#include <dt-bindings/clock/qcom,rpmcc.h>
#include <dt-bindings/interconnect/qcom,msm8916.h>
#include <dt-bindings/interrupt-controller/arm-gic.h>
#include <dt-bindings/power/qcom-rpmpd.h>
#include <dt-bindings/reset/qcom,gcc-msm8916.h>
#include <dt-bindings/soc/qcom,apr.h>
#include <dt-bindings/thermal/thermal.h>

/ {
 interrupt-parent = <&intc>;

 #address-cells = <2>;
 #size-cells = <2>;

 chosen { };

 memory@80000000 {
  device_type = "memory";
  /* We expect the bootloader to fill in the reg */
  reg = <0 0x80000000 0 0>;
 };

 reserved-memory {
  #address-cells = <2>;
  #size-cells = <2>;
  ranges;

  tz-apps@86000000 {
   reg = <0x0 0x86000000 0x0 0x300000>;
   no-map;
  };

  smem@86300000 {
   compatible = "qcom,smem";
   reg = <0x0 0x86300000 0x0 0x100000>;
   no-map;

   hwlocks = <&tcsr_mutex 3>;
   qcom,rpm-msg-ram = <&rpm_msg_ram>;
  };

  hypervisor@86400000 {
   reg = <0x0 0x86400000 0x0 0x100000>;
   no-map;
  };

  tz@86500000 {
   reg = <0x0 0x86500000 0x0 0x180000>;
   no-map;
  };

  reserved@86680000 {
   reg = <0x0 0x86680000 0x0 0x80000>;
   no-map;
  };

  rmtfs@86700000 {
   compatible = "qcom,rmtfs-mem";
   reg = <0x0 0x86700000 0x0 0xe0000>;
   no-map;

   qcom,client-id = <1>;
  };

  rfsa@867e0000 {
   reg = <0x0 0x867e0000 0x0 0x20000>;
   no-map;
  };

  mpss_mem: mpss@86800000 {
   /*
    * The memory region for the mpss firmware is generally
    * relocatable and could be allocated dynamically.
    * However, many firmware versions tend to fail when
    * loaded to some special addresses, so it is hard to
    * define reliable alloc-ranges.
    *
    * alignment = <0x0 0x400000>;
    * alloc-ranges = <0x0 0x86800000 0x0 0x8000000>;
    */
   reg = <0x0 0x86800000 0x0 0>; /* size is device-specific */
   no-map;
   status = "disabled";
  };

  wcnss_mem: wcnss {
   size = <0x0 0x600000>;
   alignment = <0x0 0x100000>;
   alloc-ranges = <0x0 0x86800000 0x0 0x8000000>;
   no-map;
   status = "disabled";
  };

  venus_mem: venus {
   size = <0x0 0x500000>;
   alignment = <0x0 0x100000>;
   alloc-ranges = <0x0 0x86800000 0x0 0x8000000>;
   no-map;
   status = "disabled";
  };

  mba_mem: mba {
   size = <0x0 0x100000>;
   alignment = <0x0 0x100000>;
   alloc-ranges = <0x0 0x86800000 0x0 0x8000000>;
   no-map;
   status = "disabled";
  };
 };

 clocks {
  xo_board: xo-board {
   compatible = "fixed-clock";
   #clock-cells = <0>;
   clock-frequency = <19200000>;
  };

  sleep_clk: sleep-clk {
   compatible = "fixed-clock";
   #clock-cells = <0>;
   clock-frequency = <32764>;
  };
 };

 cpus {
  #address-cells = <1>;
  #size-cells = <0>;

  cpu0: cpu@0 {
   device_type = "cpu";
   compatible = "arm,cortex-a53";
   reg = <0x0>;
   next-level-cache = <&l2_0>;
   enable-method = "psci";
   clocks = <&apcs>;
   operating-points-v2 = <&cpu_opp_table>;
   #cooling-cells = <2>;
   power-domains = <&cpu_pd0>;
   power-domain-names = "psci";
   qcom,acc = <&cpu0_acc>;
   qcom,saw = <&cpu0_saw>;
  };

  cpu1: cpu@1 {
   device_type = "cpu";
   compatible = "arm,cortex-a53";
   reg = <0x1>;
   next-level-cache = <&l2_0>;
   enable-method = "psci";
   clocks = <&apcs>;
   operating-points-v2 = <&cpu_opp_table>;
   #cooling-cells = <2>;
   power-domains = <&cpu_pd1>;
   power-domain-names = "psci";
   qcom,acc = <&cpu1_acc>;
   qcom,saw = <&cpu1_saw>;
  };

  cpu2: cpu@2 {
   device_type = "cpu";
   compatible = "arm,cortex-a53";
   reg = <0x2>;
   next-level-cache = <&l2_0>;
   enable-method = "psci";
   clocks = <&apcs>;
   operating-points-v2 = <&cpu_opp_table>;
   #cooling-cells = <2>;
   power-domains = <&cpu_pd2>;
   power-domain-names = "psci";
   qcom,acc = <&cpu2_acc>;
   qcom,saw = <&cpu2_saw>;
  };

  cpu3: cpu@3 {
   device_type = "cpu";
   compatible = "arm,cortex-a53";
   reg = <0x3>;
   next-level-cache = <&l2_0>;
   enable-method = "psci";
   clocks = <&apcs>;
   operating-points-v2 = <&cpu_opp_table>;
   #cooling-cells = <2>;
   power-domains = <&cpu_pd3>;
   power-domain-names = "psci";
   qcom,acc = <&cpu3_acc>;
   qcom,saw = <&cpu3_saw>;
  };

  l2_0: l2-cache {
   compatible = "cache";
   cache-level = <2>;
   cache-unified;
  };

  idle-states {
   entry-method = "psci";

   cpu_sleep_0: cpu-sleep-0 {
    compatible = "arm,idle-state";
    idle-state-name = "standalone-power-collapse";
    arm,psci-suspend-param = <0x40000002>;
    entry-latency-us = <130>;
    exit-latency-us = <150>;
    min-residency-us = <2000>;
    local-timer-stop;
   };
  };

  domain-idle-states {

   cluster_ret: cluster-retention {
    compatible = "domain-idle-state";
    arm,psci-suspend-param = <0x41000012>;
    entry-latency-us = <500>;
    exit-latency-us = <500>;
    min-residency-us = <2000>;
   };

   cluster_pwrdn: cluster-gdhs {
    compatible = "domain-idle-state";
    arm,psci-suspend-param = <0x41000032>;
    entry-latency-us = <2000>;
    exit-latency-us = <2000>;
    min-residency-us = <6000>;
   };
  };
 };

 cpu_opp_table: opp-table-cpu {
  compatible = "operating-points-v2";
  opp-shared;

  opp-200000000 {
   opp-hz = /bits/ 64 <200000000>;
  };
  opp-400000000 {
   opp-hz = /bits/ 64 <400000000>;
  };
  opp-800000000 {
   opp-hz = /bits/ 64 <800000000>;
  };
  opp-998400000 {
   opp-hz = /bits/ 64 <998400000>;
  };
 };

 firmware {
  scm: scm {
   compatible = "qcom,scm-msm8916", "qcom,scm";
   clocks = <&gcc GCC_CRYPTO_CLK>,
     <&gcc GCC_CRYPTO_AXI_CLK>,
     <&gcc GCC_CRYPTO_AHB_CLK>;
   clock-names = "core", "bus", "iface";
   #reset-cells = <1>;

   qcom,dload-mode = <&tcsr 0x6100>;
  };
 };

 pmu {
  compatible = "arm,cortex-a53-pmu";
  interrupts = <GIC_PPI 7 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_HIGH)>;
 };

 psci {
  compatible = "arm,psci-1.0";
  method = "smc";

  cpu_pd0: power-domain-cpu0 {
   #power-domain-cells = <0>;
   power-domains = <&cluster_pd>;
   domain-idle-states = <&cpu_sleep_0>;
  };

  cpu_pd1: power-domain-cpu1 {
   #power-domain-cells = <0>;
   power-domains = <&cluster_pd>;
   domain-idle-states = <&cpu_sleep_0>;
  };

  cpu_pd2: power-domain-cpu2 {
   #power-domain-cells = <0>;
   power-domains = <&cluster_pd>;
   domain-idle-states = <&cpu_sleep_0>;
  };

  cpu_pd3: power-domain-cpu3 {
   #power-domain-cells = <0>;
   power-domains = <&cluster_pd>;
   domain-idle-states = <&cpu_sleep_0>;
  };

  cluster_pd: power-domain-cluster {
   #power-domain-cells = <0>;
   domain-idle-states = <&cluster_ret>, <&cluster_pwrdn>;
  };
 };

 rpm: remoteproc {
  compatible = "qcom,msm8916-rpm-proc", "qcom,rpm-proc";

  smd-edge {
   interrupts = <GIC_SPI 168 IRQ_TYPE_EDGE_RISING>;
   mboxes = <&apcs 0>;
   qcom,smd-edge = <15>;

   rpm_requests: rpm-requests {
    compatible = "qcom,rpm-msm8916", "qcom,smd-rpm";
    qcom,smd-channels = "rpm_requests";

    rpmcc: clock-controller {
     compatible = "qcom,rpmcc-msm8916", "qcom,rpmcc";
     #clock-cells = <1>;
     clocks = <&xo_board>;
     clock-names = "xo";
    };

    rpmpd: power-controller {
     compatible = "qcom,msm8916-rpmpd";
     #power-domain-cells = <1>;
     operating-points-v2 = <&rpmpd_opp_table>;

     rpmpd_opp_table: opp-table {
      compatible = "operating-points-v2";

      rpmpd_opp_ret: opp1 {
       opp-level = <1>;
      };
      rpmpd_opp_svs_krait: opp2 {
       opp-level = <2>;
      };
      rpmpd_opp_svs_soc: opp3 {
       opp-level = <3>;
      };
      rpmpd_opp_nom: opp4 {
       opp-level = <4>;
      };
      rpmpd_opp_turbo: opp5 {
       opp-level = <5>;
      };
      rpmpd_opp_super_turbo: opp6 {
       opp-level = <6>;
      };
     };
    };
   };
  };
 };

 smp2p-hexagon {
  compatible = "qcom,smp2p";
  qcom,smem = <435>, <428>;

  interrupts = <GIC_SPI 27 IRQ_TYPE_EDGE_RISING>;

  mboxes = <&apcs 14>;

  qcom,local-pid = <0>;
  qcom,remote-pid = <1>;

  hexagon_smp2p_out: master-kernel {
   qcom,entry-name = "master-kernel";

   #qcom,smem-state-cells = <1>;
  };

  hexagon_smp2p_in: slave-kernel {
   qcom,entry-name = "slave-kernel";

   interrupt-controller;
   #interrupt-cells = <2>;
  };
 };

 smp2p-wcnss {
  compatible = "qcom,smp2p";
  qcom,smem = <451>, <431>;

  interrupts = <GIC_SPI 143 IRQ_TYPE_EDGE_RISING>;

  mboxes = <&apcs 18>;

  qcom,local-pid = <0>;
  qcom,remote-pid = <4>;

  wcnss_smp2p_out: master-kernel {
   qcom,entry-name = "master-kernel";

   #qcom,smem-state-cells = <1>;
  };

  wcnss_smp2p_in: slave-kernel {
   qcom,entry-name = "slave-kernel";

   interrupt-controller;
   #interrupt-cells = <2>;
  };
 };

 smsm {
  compatible = "qcom,smsm";

  #address-cells = <1>;
  #size-cells = <0>;

  mboxes = <0>, <&apcs 13>, <0>, <&apcs 19>;

  apps_smsm: apps@0 {
   reg = <0>;

   #qcom,smem-state-cells = <1>;
  };

  hexagon_smsm: hexagon@1 {
   reg = <1>;
   interrupts = <GIC_SPI 26 IRQ_TYPE_EDGE_RISING>;

   interrupt-controller;
   #interrupt-cells = <2>;
  };

  wcnss_smsm: wcnss@6 {
   reg = <6>;
   interrupts = <GIC_SPI 144 IRQ_TYPE_EDGE_RISING>;

   interrupt-controller;
   #interrupt-cells = <2>;
  };
 };

 soc: soc@0 {
  #address-cells = <1>;
  #size-cells = <1>;
  ranges = <0 0 0 0xffffffff>;
  compatible = "simple-bus";

  rng@22000 {
   compatible = "qcom,prng";
   reg = <0x00022000 0x200>;
   clocks = <&gcc GCC_PRNG_AHB_CLK>;
   clock-names = "core";
  };

  restart@4ab000 {
   compatible = "qcom,pshold";
   reg = <0x004ab000 0x4>;
  };

  qfprom: qfprom@5c000 {
   compatible = "qcom,msm8916-qfprom", "qcom,qfprom";
   reg = <0x0005c000 0x1000>;
   #address-cells = <1>;
   #size-cells = <1>;

   tsens_base1: base1@d0 {
    reg = <0xd0 0x1>;
    bits = <0 7>;
   };

   tsens_s0_p1: s0-p1@d0 {
    reg = <0xd0 0x2>;
    bits = <7 5>;
   };

   tsens_s0_p2: s0-p2@d1 {
    reg = <0xd1 0x2>;
    bits = <4 5>;
   };

   tsens_s1_p1: s1-p1@d2 {
    reg = <0xd2 0x1>;
    bits = <1 5>;
   };
   tsens_s1_p2: s1-p2@d2 {
    reg = <0xd2 0x2>;
    bits = <6 5>;
   };
   tsens_s2_p1: s2-p1@d3 {
    reg = <0xd3 0x1>;
    bits = <3 5>;
   };

   tsens_s2_p2: s2-p2@d4 {
    reg = <0xd4 0x1>;
    bits = <0 5>;
   };

   // no tsens with hw_id 3

   tsens_s4_p1: s4-p1@d4 {
    reg = <0xd4 0x2>;
    bits = <5 5>;
   };

   tsens_s4_p2: s4-p2@d5 {
    reg = <0xd5 0x1>;
    bits = <2 5>;
   };

   tsens_s5_p1: s5-p1@d5 {
    reg = <0xd5 0x2>;
    bits = <7 5>;
   };

   tsens_s5_p2: s5-p2@d6 {
    reg = <0xd6 0x2>;
    bits = <4 5>;
   };

   tsens_base2: base2@d7 {
    reg = <0xd7 0x1>;
    bits = <1 7>;
   };

   tsens_mode: mode@ef {
    reg = <0xef 0x1>;
    bits = <5 3>;
   };
  };

  rpm_msg_ram: sram@60000 {
   compatible = "qcom,rpm-msg-ram";
   reg = <0x00060000 0x8000>;
  };

  sram@290000 {
   compatible = "qcom,msm8916-rpm-stats";
   reg = <0x00290000 0x10000>;
  };

  bimc: interconnect@400000 {
   compatible = "qcom,msm8916-bimc";
   reg = <0x00400000 0x62000>;
   #interconnect-cells = <1>;
  };

  tsens: thermal-sensor@4a9000 {
   compatible = "qcom,msm8916-tsens", "qcom,tsens-v0_1";
   reg = <0x004a9000 0x1000>, /* TM */
         <0x004a8000 0x1000>; /* SROT */

   // no hw_id 3
   nvmem-cells = <&tsens_mode>,
          <&tsens_base1>, <&tsens_base2>,
          <&tsens_s0_p1>, <&tsens_s0_p2>,
          <&tsens_s1_p1>, <&tsens_s1_p2>,
          <&tsens_s2_p1>, <&tsens_s2_p2>,
          <&tsens_s4_p1>, <&tsens_s4_p2>,
          <&tsens_s5_p1>, <&tsens_s5_p2>;
   nvmem-cell-names = "mode",
        "base1", "base2",
        "s0_p1", "s0_p2",
        "s1_p1", "s1_p2",
        "s2_p1", "s2_p2",
        "s4_p1", "s4_p2",
        "s5_p1", "s5_p2";
   #qcom,sensors = <5>;
   interrupts = <GIC_SPI 184 IRQ_TYPE_LEVEL_HIGH>;
   interrupt-names = "uplow";
   #thermal-sensor-cells = <1>;
  };

  pcnoc: interconnect@500000 {
   compatible = "qcom,msm8916-pcnoc";
   reg = <0x00500000 0x11000>;
   #interconnect-cells = <1>;
  };

  snoc: interconnect@580000 {
   compatible = "qcom,msm8916-snoc";
   reg = <0x00580000 0x14000>;
   #interconnect-cells = <1>;
  };

  stm: stm@802000 {
   compatible = "arm,coresight-stm", "arm,primecell";
   reg = <0x00802000 0x1000>,
         <0x09280000 0x180000>;
   reg-names = "stm-base", "stm-stimulus-base";

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   out-ports {
    port {
     stm_out: endpoint {
      remote-endpoint = <&funnel0_in7>;
     };
    };
   };
  };

  /* System CTIs */
  /* CTI 0 - TMC connections */
  cti0: cti@810000 {
   compatible = "arm,coresight-cti", "arm,primecell";
   reg = <0x00810000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   status = "disabled";
  };

  /* CTI 1 - TPIU connections */
  cti1: cti@811000 {
   compatible = "arm,coresight-cti", "arm,primecell";
   reg = <0x00811000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   status = "disabled";
  };

  /* CTIs 2-11 - no information - not instantiated */

  tpiu: tpiu@820000 {
   compatible = "arm,coresight-tpiu", "arm,primecell";
   reg = <0x00820000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   in-ports {
    port {
     tpiu_in: endpoint {
      remote-endpoint = <&replicator_out1>;
     };
    };
   };
  };

  funnel0: funnel@821000 {
   compatible = "arm,coresight-dynamic-funnel", "arm,primecell";
   reg = <0x00821000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   in-ports {
    #address-cells = <1>;
    #size-cells = <0>;

    /*
     * Not described input ports:
     * 0 - connected to Resource and Power Manger CPU ETM
     * 1 - not-connected
     * 2 - connected to Modem CPU ETM
     * 3 - not-connected
     * 5 - not-connected
     * 6 - connected trought funnel to Wireless CPU ETM
     * 7 - connected to STM component
     */

    port@4 {
     reg = <4>;
     funnel0_in4: endpoint {
      remote-endpoint = <&funnel1_out>;
     };
    };

    port@7 {
     reg = <7>;
     funnel0_in7: endpoint {
      remote-endpoint = <&stm_out>;
     };
    };
   };

   out-ports {
    port {
     funnel0_out: endpoint {
      remote-endpoint = <&etf_in>;
     };
    };
   };
  };

  replicator: replicator@824000 {
   compatible = "arm,coresight-dynamic-replicator", "arm,primecell";
   reg = <0x00824000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   out-ports {
    #address-cells = <1>;
    #size-cells = <0>;

    port@0 {
     reg = <0>;
     replicator_out0: endpoint {
      remote-endpoint = <&etr_in>;
     };
    };
    port@1 {
     reg = <1>;
     replicator_out1: endpoint {
      remote-endpoint = <&tpiu_in>;
     };
    };
   };

   in-ports {
    port {
     replicator_in: endpoint {
      remote-endpoint = <&etf_out>;
     };
    };
   };
  };

  etf: etf@825000 {
   compatible = "arm,coresight-tmc", "arm,primecell";
   reg = <0x00825000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   in-ports {
    port {
     etf_in: endpoint {
      remote-endpoint = <&funnel0_out>;
     };
    };
   };

   out-ports {
    port {
     etf_out: endpoint {
      remote-endpoint = <&replicator_in>;
     };
    };
   };
  };

  etr: etr@826000 {
   compatible = "arm,coresight-tmc", "arm,primecell";
   reg = <0x00826000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   in-ports {
    port {
     etr_in: endpoint {
      remote-endpoint = <&replicator_out0>;
     };
    };
   };
  };

  funnel1: funnel@841000 { /* APSS funnel only 4 inputs are used */
   compatible = "arm,coresight-dynamic-funnel", "arm,primecell";
   reg = <0x00841000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";

   status = "disabled";

   in-ports {
    #address-cells = <1>;
    #size-cells = <0>;

    port@0 {
     reg = <0>;
     funnel1_in0: endpoint {
      remote-endpoint = <&etm0_out>;
     };
    };
    port@1 {
     reg = <1>;
     funnel1_in1: endpoint {
      remote-endpoint = <&etm1_out>;
     };
    };
    port@2 {
     reg = <2>;
     funnel1_in2: endpoint {
      remote-endpoint = <&etm2_out>;
     };
    };
    port@3 {
     reg = <3>;
     funnel1_in3: endpoint {
      remote-endpoint = <&etm3_out>;
     };
    };
   };

   out-ports {
    port {
     funnel1_out: endpoint {
      remote-endpoint = <&funnel0_in4>;
     };
    };
   };
  };

  debug0: debug@850000 {
   compatible = "arm,coresight-cpu-debug", "arm,primecell";
   reg = <0x00850000 0x1000>;
   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";
   cpu = <&cpu0>;
   status = "disabled";
  };

  debug1: debug@852000 {
   compatible = "arm,coresight-cpu-debug", "arm,primecell";
   reg = <0x00852000 0x1000>;
   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";
   cpu = <&cpu1>;
   status = "disabled";
  };

  debug2: debug@854000 {
   compatible = "arm,coresight-cpu-debug", "arm,primecell";
   reg = <0x00854000 0x1000>;
   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";
   cpu = <&cpu2>;
   status = "disabled";
  };

  debug3: debug@856000 {
   compatible = "arm,coresight-cpu-debug", "arm,primecell";
   reg = <0x00856000 0x1000>;
   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";
   cpu = <&cpu3>;
   status = "disabled";
  };

  /* Core CTIs; CTIs 12-15 */
  /* CTI - CPU-0 */
  cti12: cti@858000 {
   compatible = "arm,coresight-cti-v8-arch", "arm,coresight-cti",
         "arm,primecell";
   reg = <0x00858000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   cpu = <&cpu0>;
   arm,cs-dev-assoc = <&etm0>;

   status = "disabled";
  };

  /* CTI - CPU-1 */
  cti13: cti@859000 {
   compatible = "arm,coresight-cti-v8-arch", "arm,coresight-cti",
         "arm,primecell";
   reg = <0x00859000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   cpu = <&cpu1>;
   arm,cs-dev-assoc = <&etm1>;

   status = "disabled";
  };

  /* CTI - CPU-2 */
  cti14: cti@85a000 {
   compatible = "arm,coresight-cti-v8-arch", "arm,coresight-cti",
         "arm,primecell";
   reg = <0x0085a000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   cpu = <&cpu2>;
   arm,cs-dev-assoc = <&etm2>;

   status = "disabled";
  };

  /* CTI - CPU-3 */
  cti15: cti@85b000 {
   compatible = "arm,coresight-cti-v8-arch", "arm,coresight-cti",
         "arm,primecell";
   reg = <0x0085b000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>;
   clock-names = "apb_pclk";

   cpu = <&cpu3>;
   arm,cs-dev-assoc = <&etm3>;

   status = "disabled";
  };

  etm0: etm@85c000 {
   compatible = "arm,coresight-etm4x", "arm,primecell";
   reg = <0x0085c000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";
   arm,coresight-loses-context-with-cpu;

   cpu = <&cpu0>;

   status = "disabled";

   out-ports {
    port {
     etm0_out: endpoint {
      remote-endpoint = <&funnel1_in0>;
     };
    };
   };
  };

  etm1: etm@85d000 {
   compatible = "arm,coresight-etm4x", "arm,primecell";
   reg = <0x0085d000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";
   arm,coresight-loses-context-with-cpu;

   cpu = <&cpu1>;

   status = "disabled";

   out-ports {
    port {
     etm1_out: endpoint {
      remote-endpoint = <&funnel1_in1>;
     };
    };
   };
  };

  etm2: etm@85e000 {
   compatible = "arm,coresight-etm4x", "arm,primecell";
   reg = <0x0085e000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";
   arm,coresight-loses-context-with-cpu;

   cpu = <&cpu2>;

   status = "disabled";

   out-ports {
    port {
     etm2_out: endpoint {
      remote-endpoint = <&funnel1_in2>;
     };
    };
   };
  };

  etm3: etm@85f000 {
   compatible = "arm,coresight-etm4x", "arm,primecell";
   reg = <0x0085f000 0x1000>;

   clocks = <&rpmcc RPM_QDSS_CLK>, <&rpmcc RPM_QDSS_A_CLK>;
   clock-names = "apb_pclk", "atclk";
   arm,coresight-loses-context-with-cpu;

   cpu = <&cpu3>;

   status = "disabled";

   out-ports {
    port {
     etm3_out: endpoint {
      remote-endpoint = <&funnel1_in3>;
     };
    };
   };
  };

  tlmm: pinctrl@1000000 {
   compatible = "qcom,msm8916-pinctrl";
   reg = <0x01000000 0x300000>;
   interrupts = <GIC_SPI 208 IRQ_TYPE_LEVEL_HIGH>;
   gpio-controller;
   gpio-ranges = <&tlmm 0 0 122>;
   #gpio-cells = <2>;
   interrupt-controller;
   #interrupt-cells = <2>;

   blsp_i2c1_default: blsp-i2c1-default-state {
    pins = "gpio2", "gpio3";
    function = "blsp_i2c1";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c1_sleep: blsp-i2c1-sleep-state {
    pins = "gpio2", "gpio3";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c2_default: blsp-i2c2-default-state {
    pins = "gpio6", "gpio7";
    function = "blsp_i2c2";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c2_sleep: blsp-i2c2-sleep-state {
    pins = "gpio6", "gpio7";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c3_default: blsp-i2c3-default-state {
    pins = "gpio10", "gpio11";
    function = "blsp_i2c3";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c3_sleep: blsp-i2c3-sleep-state {
    pins = "gpio10", "gpio11";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c4_default: blsp-i2c4-default-state {
    pins = "gpio14", "gpio15";
    function = "blsp_i2c4";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c4_sleep: blsp-i2c4-sleep-state {
    pins = "gpio14", "gpio15";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c5_default: blsp-i2c5-default-state {
    pins = "gpio18", "gpio19";
    function = "blsp_i2c5";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c5_sleep: blsp-i2c5-sleep-state {
    pins = "gpio18", "gpio19";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c6_default: blsp-i2c6-default-state {
    pins = "gpio22", "gpio23";
    function = "blsp_i2c6";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_i2c6_sleep: blsp-i2c6-sleep-state {
    pins = "gpio22", "gpio23";
    function = "gpio";
    drive-strength = <2>;
    bias-disable;
   };

   blsp_spi1_default: blsp-spi1-default-state {
    spi-pins {
     pins = "gpio0", "gpio1", "gpio3";
     function = "blsp_spi1";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio2";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi1_sleep: blsp-spi1-sleep-state {
    pins = "gpio0", "gpio1", "gpio2", "gpio3";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_spi2_default: blsp-spi2-default-state {
    spi-pins {
     pins = "gpio4", "gpio5", "gpio7";
     function = "blsp_spi2";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio6";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi2_sleep: blsp-spi2-sleep-state {
    pins = "gpio4", "gpio5", "gpio6", "gpio7";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_spi3_default: blsp-spi3-default-state {
    spi-pins {
     pins = "gpio8", "gpio9", "gpio11";
     function = "blsp_spi3";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio10";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi3_sleep: blsp-spi3-sleep-state {
    pins = "gpio8", "gpio9", "gpio10", "gpio11";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_spi4_default: blsp-spi4-default-state {
    spi-pins {
     pins = "gpio12", "gpio13", "gpio15";
     function = "blsp_spi4";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio14";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi4_sleep: blsp-spi4-sleep-state {
    pins = "gpio12", "gpio13", "gpio14", "gpio15";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_spi5_default: blsp-spi5-default-state {
    spi-pins {
     pins = "gpio16", "gpio17", "gpio19";
     function = "blsp_spi5";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio18";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi5_sleep: blsp-spi5-sleep-state {
    pins = "gpio16", "gpio17", "gpio18", "gpio19";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_spi6_default: blsp-spi6-default-state {
    spi-pins {
     pins = "gpio20", "gpio21", "gpio23";
     function = "blsp_spi6";
     drive-strength = <12>;
     bias-disable;
    };
    cs-pins {
     pins = "gpio22";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
     output-high;
    };
   };

   blsp_spi6_sleep: blsp-spi6-sleep-state {
    pins = "gpio20", "gpio21", "gpio22", "gpio23";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_uart1_console_default: blsp-uart1-console-default-state {
    tx-pins {
     pins = "gpio0";
     function = "blsp_uart1";
     drive-strength = <16>;
     bias-disable;
     bootph-all;
    };

    rx-pins {
     pins = "gpio1";
     function = "blsp_uart1";
     drive-strength = <16>;
     bias-pull-up;
     bootph-all;
    };
   };

   blsp_uart1_console_sleep: blsp-uart1-console-sleep-state {
    pins = "gpio0", "gpio1";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   blsp_uart2_console_default: blsp-uart2-console-default-state {
    tx-pins {
     pins = "gpio4";
     function = "blsp_uart2";
     drive-strength = <16>;
     bias-disable;
     bootph-all;
    };

    rx-pins {
     pins = "gpio5";
     function = "blsp_uart2";
     drive-strength = <16>;
     bias-pull-up;
     bootph-all;
    };
   };

   blsp_uart2_console_sleep: blsp-uart2-console-sleep-state {
    pins = "gpio4", "gpio5";
    function = "gpio";
    drive-strength = <2>;
    bias-pull-down;
   };

   camera_front_default: camera-front-default-state {
    pwdn-pins {
     pins = "gpio33";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
    };
    rst-pins {
     pins = "gpio28";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
    };
    mclk1-pins {
     pins = "gpio27";
     function = "cam_mclk1";
     drive-strength = <16>;
     bias-disable;
    };
   };

   camera_rear_default: camera-rear-default-state {
    pwdn-pins {
     pins = "gpio34";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
    };
    rst-pins {
     pins = "gpio35";
     function = "gpio";
     drive-strength = <16>;
     bias-disable;
    };
    mclk0-pins {
     pins = "gpio26";
     function = "cam_mclk0";
     drive-strength = <16>;
     bias-disable;
    };
   };

   cci0_default: cci0-default-state {
    pins = "gpio29", "gpio30";
    function = "cci_i2c";
    drive-strength = <16>;
    bias-disable;
   };

   cdc_dmic_default: cdc-dmic-default-state {
    clk-pins {
     pins = "gpio0";
     function = "dmic0_clk";
     drive-strength = <8>;
    };
    data-pins {
     pins = "gpio1";
     function = "dmic0_data";
     drive-strength = <8>;
    };
   };

   cdc_dmic_sleep: cdc-dmic-sleep-state {
    clk-pins {
     pins = "gpio0";
     function = "dmic0_clk";
     drive-strength = <2>;
     bias-disable;
    };
    data-pins {
     pins = "gpio1";
     function = "dmic0_data";
     drive-strength = <2>;
     bias-disable;
    };
   };

   cdc_pdm_default: cdc-pdm-default-state {
    pins = "gpio63", "gpio64", "gpio65", "gpio66",
           "gpio67", "gpio68";
    function = "cdc_pdm0";
    drive-strength = <8>;
    bias-disable;
   };

   cdc_pdm_sleep: cdc-pdm-sleep-state {
    pins = "gpio63", "gpio64", "gpio65", "gpio66",
           "gpio67", "gpio68";
    function = "cdc_pdm0";
    drive-strength = <2>;
    bias-pull-down;
   };

   pri_mi2s_default: mi2s-pri-default-state {
    pins = "gpio113", "gpio114", "gpio115", "gpio116";
    function = "pri_mi2s";
    drive-strength = <8>;
    bias-disable;
   };

   pri_mi2s_sleep: mi2s-pri-sleep-state {
    pins = "gpio113", "gpio114", "gpio115", "gpio116";
    function = "pri_mi2s";
    drive-strength = <2>;
    bias-disable;
   };

   pri_mi2s_mclk_default: mi2s-pri-mclk-default-state {
    pins = "gpio116";
    function = "pri_mi2s";
    drive-strength = <8>;
    bias-disable;
   };

   pri_mi2s_mclk_sleep: mi2s-pri-mclk-sleep-state {
    pins = "gpio116";
    function = "pri_mi2s";
    drive-strength = <2>;
    bias-disable;
   };

   pri_mi2s_ws_default: mi2s-pri-ws-default-state {
    pins = "gpio110";
    function = "pri_mi2s_ws";
    drive-strength = <8>;
    bias-disable;
   };

   pri_mi2s_ws_sleep: mi2s-pri-ws-sleep-state {
    pins = "gpio110";
    function = "pri_mi2s_ws";
    drive-strength = <2>;
    bias-disable;
   };

   sec_mi2s_default: mi2s-sec-default-state {
    pins = "gpio112", "gpio117", "gpio118", "gpio119";
    function = "sec_mi2s";
    drive-strength = <8>;
    bias-disable;
   };

   sec_mi2s_sleep: mi2s-sec-sleep-state {
    pins = "gpio112", "gpio117", "gpio118", "gpio119";
    function = "sec_mi2s";
    drive-strength = <2>;
    bias-disable;
   };

   sdc1_default: sdc1-default-state {
    clk-pins {
     pins = "sdc1_clk";
     bias-disable;
     drive-strength = <16>;
    };
    cmd-pins {
     pins = "sdc1_cmd";
     bias-pull-up;
     drive-strength = <10>;
    };
    data-pins {
     pins = "sdc1_data";
     bias-pull-up;
     drive-strength = <10>;
    };
   };

   sdc1_sleep: sdc1-sleep-state {
    clk-pins {
     pins = "sdc1_clk";
     bias-disable;
     drive-strength = <2>;
    };
    cmd-pins {
     pins = "sdc1_cmd";
     bias-pull-up;
     drive-strength = <2>;
    };
    data-pins {
     pins = "sdc1_data";
     bias-pull-up;
     drive-strength = <2>;
    };
   };

   sdc2_default: sdc2-default-state {
    clk-pins {
     pins = "sdc2_clk";
     bias-disable;
     drive-strength = <16>;
    };
    cmd-pins {
     pins = "sdc2_cmd";
     bias-pull-up;
     drive-strength = <10>;
    };
    data-pins {
     pins = "sdc2_data";
     bias-pull-up;
     drive-strength = <10>;
    };
   };

   sdc2_sleep: sdc2-sleep-state {
    clk-pins {
     pins = "sdc2_clk";
     bias-disable;
     drive-strength = <2>;
    };
    cmd-pins {
     pins = "sdc2_cmd";
     bias-pull-up;
     drive-strength = <2>;
    };
    data-pins {
     pins = "sdc2_data";
     bias-pull-up;
     drive-strength = <2>;
    };
   };

   wcss_wlan_default: wcss-wlan-default-state {
    pins = "gpio40", "gpio41", "gpio42", "gpio43", "gpio44";
    function = "wcss_wlan";
    drive-strength = <6>;
    bias-pull-up;
   };
  };

  gcc: clock-controller@1800000 {
   compatible = "qcom,gcc-msm8916";
   #clock-cells = <1>;
   #reset-cells = <1>;
   #power-domain-cells = <1>;
   reg = <0x01800000 0x80000>;
   clocks = <&xo_board>,
     <&sleep_clk>,
     <&mdss_dsi0_phy DSI_PIXEL_PLL_CLK>,
     <&mdss_dsi0_phy DSI_BYTE_PLL_CLK>,
     <0>,
     <0>,
     <0>;
   clock-names = "xo",
          "sleep_clk",
          "dsi0pll",
          "dsi0pllbyte",
          "ext_mclk",
          "ext_pri_i2s",
          "ext_sec_i2s";
  };

  tcsr_mutex: hwlock@1905000 {
   compatible = "qcom,tcsr-mutex";
   reg = <0x01905000 0x20000>;
   #hwlock-cells = <1>;
  };

  tcsr: syscon@1937000 {
   compatible = "qcom,tcsr-msm8916", "syscon";
   reg = <0x01937000 0x30000>;
  };

  mdss: display-subsystem@1a00000 {
   status = "disabled";
   compatible = "qcom,mdss";
   reg = <0x01a00000 0x1000>,
         <0x01ac8000 0x3000>;
   reg-names = "mdss_phys", "vbif_phys";

   power-domains = <&gcc MDSS_GDSC>;

   clocks = <&gcc GCC_MDSS_AHB_CLK>,
     <&gcc GCC_MDSS_AXI_CLK>,
     <&gcc GCC_MDSS_VSYNC_CLK>;
   clock-names = "iface",
          "bus",
          "vsync";

   interrupts = <GIC_SPI 72 IRQ_TYPE_LEVEL_HIGH>;

   resets = <&gcc GCC_MDSS_BCR>;

   interrupt-controller;
   #interrupt-cells = <1>;

   #address-cells = <1>;
   #size-cells = <1>;
   ranges;

   mdss_mdp: display-controller@1a01000 {
    compatible = "qcom,msm8916-mdp5", "qcom,mdp5";
    reg = <0x01a01000 0x89000>;
    reg-names = "mdp_phys";

    interrupt-parent = <&mdss>;
    interrupts = <0>;

    clocks = <&gcc GCC_MDSS_AHB_CLK>,
      <&gcc GCC_MDSS_AXI_CLK>,
      <&gcc GCC_MDSS_MDP_CLK>,
      <&gcc GCC_MDSS_VSYNC_CLK>;
    clock-names = "iface",
           "bus",
           "core",
           "vsync";

    iommus = <&apps_iommu 4>;

    ports {
     #address-cells = <1>;
     #size-cells = <0>;

     port@0 {
      reg = <0>;
      mdss_mdp_intf1_out: endpoint {
       remote-endpoint = <&mdss_dsi0_in>;
      };
     };
    };
   };

   mdss_dsi0: dsi@1a98000 {
    compatible = "qcom,msm8916-dsi-ctrl",
          "qcom,mdss-dsi-ctrl";
    reg = <0x01a98000 0x25c>;
    reg-names = "dsi_ctrl";

    interrupt-parent = <&mdss>;
    interrupts = <4>;

    assigned-clocks = <&gcc BYTE0_CLK_SRC>,
        <&gcc PCLK0_CLK_SRC>;
    assigned-clock-parents = <&mdss_dsi0_phy DSI_BYTE_PLL_CLK>,
        <&mdss_dsi0_phy DSI_PIXEL_PLL_CLK>;

    clocks = <&gcc GCC_MDSS_MDP_CLK>,
      <&gcc GCC_MDSS_AHB_CLK>,
      <&gcc GCC_MDSS_AXI_CLK>,
      <&gcc GCC_MDSS_BYTE0_CLK>,
      <&gcc GCC_MDSS_PCLK0_CLK>,
      <&gcc GCC_MDSS_ESC0_CLK>;
    clock-names = "mdp_core",
           "iface",
           "bus",
           "byte",
           "pixel",
           "core";
    phys = <&mdss_dsi0_phy>;

    #address-cells = <1>;
    #size-cells = <0>;

    ports {
     #address-cells = <1>;
     #size-cells = <0>;

     port@0 {
      reg = <0>;
      mdss_dsi0_in: endpoint {
       remote-endpoint = <&mdss_mdp_intf1_out>;
      };
     };

     port@1 {
      reg = <1>;
      mdss_dsi0_out: endpoint {
      };
     };
    };
   };

   mdss_dsi0_phy: phy@1a98300 {
    compatible = "qcom,dsi-phy-28nm-lp";
    reg = <0x01a98300 0xd4>,
          <0x01a98500 0x280>,
          <0x01a98780 0x30>;
    reg-names = "dsi_pll",
         "dsi_phy",
         "dsi_phy_regulator";

    #clock-cells = <1>;
    #phy-cells = <0>;

    clocks = <&gcc GCC_MDSS_AHB_CLK>,
      <&xo_board>;
    clock-names = "iface", "ref";
   };
  };

  camss: camss@1b0ac00 {
   compatible = "qcom,msm8916-camss";
   reg = <0x01b0ac00 0x200>,
    <0x01b00030 0x4>,
    <0x01b0b000 0x200>,
    <0x01b00038 0x4>,
    <0x01b08000 0x100>,
    <0x01b08400 0x100>,
    <0x01b0a000 0x500>,
    <0x01b00020 0x10>,
    <0x01b10000 0x1000>;
   reg-names = "csiphy0",
    "csiphy0_clk_mux",
    "csiphy1",
    "csiphy1_clk_mux",
    "csid0",
    "csid1",
    "ispif",
    "csi_clk_mux",
    "vfe0";
   interrupts = <GIC_SPI 78 IRQ_TYPE_EDGE_RISING>,
    <GIC_SPI 79 IRQ_TYPE_EDGE_RISING>,
    <GIC_SPI 51 IRQ_TYPE_EDGE_RISING>,
    <GIC_SPI 52 IRQ_TYPE_EDGE_RISING>,
    <GIC_SPI 55 IRQ_TYPE_EDGE_RISING>,
    <GIC_SPI 57 IRQ_TYPE_EDGE_RISING>;
   interrupt-names = "csiphy0",
    "csiphy1",
    "csid0",
    "csid1",
    "ispif",
    "vfe0";
   power-domains = <&gcc VFE_GDSC>;
   clocks = <&gcc GCC_CAMSS_TOP_AHB_CLK>,
    <&gcc GCC_CAMSS_ISPIF_AHB_CLK>,
    <&gcc GCC_CAMSS_CSI0PHYTIMER_CLK>,
    <&gcc GCC_CAMSS_CSI1PHYTIMER_CLK>,
    <&gcc GCC_CAMSS_CSI0_AHB_CLK>,
    <&gcc GCC_CAMSS_CSI0_CLK>,
    <&gcc GCC_CAMSS_CSI0PHY_CLK>,
    <&gcc GCC_CAMSS_CSI0PIX_CLK>,
    <&gcc GCC_CAMSS_CSI0RDI_CLK>,
    <&gcc GCC_CAMSS_CSI1_AHB_CLK>,
    <&gcc GCC_CAMSS_CSI1_CLK>,
    <&gcc GCC_CAMSS_CSI1PHY_CLK>,
    <&gcc GCC_CAMSS_CSI1PIX_CLK>,
    <&gcc GCC_CAMSS_CSI1RDI_CLK>,
    <&gcc GCC_CAMSS_AHB_CLK>,
    <&gcc GCC_CAMSS_VFE0_CLK>,
    <&gcc GCC_CAMSS_CSI_VFE0_CLK>,
    <&gcc GCC_CAMSS_VFE_AHB_CLK>,
    <&gcc GCC_CAMSS_VFE_AXI_CLK>;
   clock-names = "top_ahb",
    "ispif_ahb",
    "csiphy0_timer",
    "csiphy1_timer",
    "csi0_ahb",
    "csi0",
    "csi0_phy",
    "csi0_pix",
    "csi0_rdi",
    "csi1_ahb",
    "csi1",
    "csi1_phy",
    "csi1_pix",
    "csi1_rdi",
    "ahb",
    "vfe0",
    "csi_vfe0",
    "vfe_ahb",
    "vfe_axi";
   iommus = <&apps_iommu 3>;
   status = "disabled";
   ports {
    #address-cells = <1>;
    #size-cells = <0>;

    port@0 {
     reg = <0>;
    };

    port@1 {
     reg = <1>;
    };
   };
  };

  cci: cci@1b0c000 {
   compatible = "qcom,msm8916-cci", "qcom,msm8226-cci";
   #address-cells = <1>;
   #size-cells = <0>;
   reg = <0x01b0c000 0x1000>;
   interrupts = <GIC_SPI 50 IRQ_TYPE_EDGE_RISING>;
   clocks = <&gcc GCC_CAMSS_TOP_AHB_CLK>,
    <&gcc GCC_CAMSS_CCI_AHB_CLK>,
    <&gcc GCC_CAMSS_CCI_CLK>,
    <&gcc GCC_CAMSS_AHB_CLK>;
   clock-names = "camss_top_ahb", "cci_ahb",
       "cci", "camss_ahb";
   assigned-clocks = <&gcc GCC_CAMSS_CCI_AHB_CLK>,
       <&gcc GCC_CAMSS_CCI_CLK>;
   assigned-clock-rates = <80000000>, <19200000>;
   pinctrl-names = "default";
   pinctrl-0 = <&cci0_default>;
   status = "disabled";

   cci_i2c0: i2c-bus@0 {
    reg = <0>;
    clock-frequency = <400000>;
    #address-cells = <1>;
    #size-cells = <0>;
   };
  };

  gpu: gpu@1c00000 {
   compatible = "qcom,adreno-306.0", "qcom,adreno";
   reg = <0x01c00000 0x20000>;
   reg-names = "kgsl_3d0_reg_memory";
   interrupts = <GIC_SPI 33 IRQ_TYPE_LEVEL_HIGH>;
   interrupt-names = "kgsl_3d0_irq";
   clock-names =
       "core",
       "iface",
       "mem",
       "mem_iface",
       "alt_mem_iface",
       "gfx3d";
   clocks =
       <&gcc GCC_OXILI_GFX3D_CLK>,
       <&gcc GCC_OXILI_AHB_CLK>,
       <&gcc GCC_OXILI_GMEM_CLK>,
       <&gcc GCC_BIMC_GFX_CLK>,
       <&gcc GCC_BIMC_GPU_CLK>,
       <&gcc GFX3D_CLK_SRC>;
   power-domains = <&gcc OXILI_GDSC>;
   operating-points-v2 = <&gpu_opp_table>;
   iommus = <&gpu_iommu 1>, <&gpu_iommu 2>;
   #cooling-cells = <2>;

   status = "disabled";

   gpu_opp_table: opp-table {
    compatible = "operating-points-v2";

    opp-400000000 {
     opp-hz = /bits/ 64 <400000000>;
    };
    opp-19200000 {
     opp-hz = /bits/ 64 <19200000>;
    };
   };
  };

  venus: video-codec@1d00000 {
   compatible = "qcom,msm8916-venus";
   reg = <0x01d00000 0xff000>;
   interrupts = <GIC_SPI 44 IRQ_TYPE_LEVEL_HIGH>;
   power-domains = <&gcc VENUS_GDSC>;
   clocks = <&gcc GCC_VENUS0_VCODEC0_CLK>,
     <&gcc GCC_VENUS0_AHB_CLK>,
     <&gcc GCC_VENUS0_AXI_CLK>;
   clock-names = "core", "iface", "bus";
   iommus = <&apps_iommu 5>;
   memory-region = <&venus_mem>;
   status = "disabled";

   video-decoder {
    compatible = "venus-decoder";
   };

   video-encoder {
    compatible = "venus-encoder";
   };
  };

  apps_iommu: iommu@1ef0000 {
   #address-cells = <1>;
   #size-cells = <1>;
   #iommu-cells = <1>;
   compatible = "qcom,msm8916-iommu", "qcom,msm-iommu-v1";
   ranges = <0 0x01e20000 0x20000>;
   reg = <0x01ef0000 0x3000>;
   clocks = <&gcc GCC_SMMU_CFG_CLK>,
     <&gcc GCC_APSS_TCU_CLK>;
   clock-names = "iface", "bus";
   qcom,iommu-secure-id = <17>;

   /* VFE */
   iommu-ctx@3000 {
    compatible = "qcom,msm-iommu-v1-sec";
    reg = <0x3000 0x1000>;
    interrupts = <GIC_SPI 70 IRQ_TYPE_LEVEL_HIGH>;
   };

   /* MDP_0 */
   iommu-ctx@4000 {
    compatible = "qcom,msm-iommu-v1-ns";
    reg = <0x4000 0x1000>;
    interrupts = <GIC_SPI 70 IRQ_TYPE_LEVEL_HIGH>;
   };

   /* VENUS_NS */
   iommu-ctx@5000 {
    compatible = "qcom,msm-iommu-v1-sec";
    reg = <0x5000 0x1000>;
    interrupts = <GIC_SPI 70 IRQ_TYPE_LEVEL_HIGH>;
   };
  };

  gpu_iommu: iommu@1f08000 {
   #address-cells = <1>;
   #size-cells = <1>;
   #iommu-cells = <1>;
   compatible = "qcom,msm8916-iommu", "qcom,msm-iommu-v1";
   ranges = <0 0x01f08000 0x10000>;
   clocks = <&gcc GCC_SMMU_CFG_CLK>,
     <&gcc GCC_GFX_TCU_CLK>;
   clock-names = "iface", "bus";
   qcom,iommu-secure-id = <18>;

   /* GFX3D_USER */
   iommu-ctx@1000 {
    compatible = "qcom,msm-iommu-v1-ns";
    reg = <0x1000 0x1000>;
    interrupts = <GIC_SPI 241 IRQ_TYPE_LEVEL_HIGH>;
   };

   /* GFX3D_PRIV */
   iommu-ctx@2000 {
    compatible = "qcom,msm-iommu-v1-ns";
    reg = <0x2000 0x1000>;
    interrupts = <GIC_SPI 242 IRQ_TYPE_LEVEL_HIGH>;
   };
  };

  spmi_bus: spmi@200f000 {
   compatible = "qcom,spmi-pmic-arb";
   reg = <0x0200f000 0x001000>,
         <0x02400000 0x400000>,
         <0x02c00000 0x400000>,
         <0x03800000 0x200000>,
         <0x0200a000 0x002100>;
   reg-names = "core", "chnls", "obsrvr", "intr", "cnfg";
   interrupt-names = "periph_irq";
   interrupts = <GIC_SPI 190 IRQ_TYPE_LEVEL_HIGH>;
   qcom,ee = <0>;
   qcom,channel = <0>;
   #address-cells = <2>;
   #size-cells = <0>;
   interrupt-controller;
   #interrupt-cells = <4>;
  };

  bam_dmux_dma: dma-controller@4044000 {
   compatible = "qcom,bam-v1.7.0";
   reg = <0x04044000 0x19000>;
   interrupts = <GIC_SPI 29 IRQ_TYPE_LEVEL_HIGH>;
   #dma-cells = <1>;
   qcom,ee = <0>;

   num-channels = <6>;
   qcom,num-ees = <1>;
   qcom,powered-remotely;

   status = "disabled";
  };

  mpss: remoteproc@4080000 {
   compatible = "qcom,msm8916-mss-pil";
   reg = <0x04080000 0x100>,
         <0x04020000 0x040>;

   reg-names = "qdsp6", "rmb";

   interrupts-extended = <&intc GIC_SPI 24 IRQ_TYPE_EDGE_RISING>,
           <&hexagon_smp2p_in 0 IRQ_TYPE_EDGE_RISING>,
           <&hexagon_smp2p_in 1 IRQ_TYPE_EDGE_RISING>,
           <&hexagon_smp2p_in 2 IRQ_TYPE_EDGE_RISING>,
           <&hexagon_smp2p_in 3 IRQ_TYPE_EDGE_RISING>;
   interrupt-names = "wdog", "fatal", "ready",
       "handover", "stop-ack";

   power-domains = <&rpmpd MSM8916_VDDCX>,
     <&rpmpd MSM8916_VDDMX>;
   power-domain-names = "cx", "mx";

   clocks = <&gcc GCC_MSS_CFG_AHB_CLK>,
     <&gcc GCC_MSS_Q6_BIMC_AXI_CLK>,
     <&gcc GCC_BOOT_ROM_AHB_CLK>,
     <&xo_board>;
   clock-names = "iface", "bus", "mem", "xo";

   qcom,smem-states = <&hexagon_smp2p_out 0>;
   qcom,smem-state-names = "stop";

   resets = <&scm 0>;
   reset-names = "mss_restart";

   qcom,halt-regs = <&tcsr 0x18000 0x19000 0x1a000>;

   status = "disabled";

   mba {
    memory-region = <&mba_mem>;
   };

   mpss {
    memory-region = <&mpss_mem>;
   };

   bam_dmux: bam-dmux {
    compatible = "qcom,bam-dmux";

    interrupt-parent = <&hexagon_smsm>;
    interrupts = <1 IRQ_TYPE_EDGE_BOTH>, <11 IRQ_TYPE_EDGE_BOTH>;
    interrupt-names = "pc", "pc-ack";

    qcom,smem-states = <&apps_smsm 1>, <&apps_smsm 11>;
    qcom,smem-state-names = "pc", "pc-ack";

    dmas = <&bam_dmux_dma 4>, <&bam_dmux_dma 5>;
    dma-names = "tx", "rx";

    status = "disabled";
   };

   smd-edge {
    interrupts = <GIC_SPI 25 IRQ_TYPE_EDGE_RISING>;

    qcom,smd-edge = <0>;
    mboxes = <&apcs 12>;
    qcom,remote-pid = <1>;

    label = "hexagon";

    apr: apr {
     compatible = "qcom,apr-v2";
     qcom,smd-channels = "apr_audio_svc";
     qcom,domain = <APR_DOMAIN_ADSP>;
     #address-cells = <1>;
     #size-cells = <0>;
     status = "disabled";

     q6core: service@3 {
      compatible = "qcom,q6core";
      reg = <APR_SVC_ADSP_CORE>;
     };

     q6afe: service@4 {
      compatible = "qcom,q6afe";
      reg = <APR_SVC_AFE>;

      q6afedai: dais {
       compatible = "qcom,q6afe-dais";
       #address-cells = <1>;
       #size-cells = <0>;
       #sound-dai-cells = <1>;
      };
     };

     q6asm: service@7 {
      compatible = "qcom,q6asm";
      reg = <APR_SVC_ASM>;

      q6asmdai: dais {
       compatible = "qcom,q6asm-dais";
       #address-cells = <1>;
       #size-cells = <0>;
       #sound-dai-cells = <1>;
      };
     };

     q6adm: service@8 {
      compatible = "qcom,q6adm";
      reg = <APR_SVC_ADM>;

      q6routing: routing {
       compatible = "qcom,q6adm-routing";
       #sound-dai-cells = <0>;
      };
     };
    };

    fastrpc {
     compatible = "qcom,fastrpc";
     qcom,smd-channels = "fastrpcsmd-apps-dsp";
     label = "adsp";
     qcom,non-secure-domain;

     #address-cells = <1>;
     #size-cells = <0>;

     cb@1 {
      compatible = "qcom,fastrpc-compute-cb";
      reg = <1>;
     };
    };
   };
  };

  sound: sound@7702000 {
   status = "disabled";
   compatible = "qcom,apq8016-sbc-sndcard";
   reg = <0x07702000 0x4>, <0x07702004 0x4>;
   reg-names = "mic-iomux", "spkr-iomux";
  };

  lpass: audio-controller@7708000 {
   status = "disabled";
   compatible = "qcom,apq8016-lpass-cpu";

   /*
    * Note: Unlike the name would suggest, the SEC_I2S_CLK
    * is actually only used by Tertiary MI2S while
    * Primary/Secondary MI2S both use the PRI_I2S_CLK.
    */
   clocks = <&gcc GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK>,
     <&gcc GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK>,
     <&gcc GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK>,
     <&gcc GCC_ULTAUDIO_LPAIF_SEC_I2S_CLK>,
     <&gcc GCC_ULTAUDIO_LPAIF_AUX_I2S_CLK>,
     <&gcc GCC_ULTAUDIO_PCNOC_MPORT_CLK>,
     <&gcc GCC_ULTAUDIO_PCNOC_SWAY_CLK>;

   clock-names = "ahbix-clk",
     "mi2s-bit-clk0",
     "mi2s-bit-clk1",
     "mi2s-bit-clk2",
     "mi2s-bit-clk3",
     "pcnoc-mport-clk",
     "pcnoc-sway-clk";
   #sound-dai-cells = <1>;

   interrupts = <GIC_SPI 160 IRQ_TYPE_LEVEL_HIGH>;
   interrupt-names = "lpass-irq-lpaif";
   reg = <0x07708000 0x10000>;
   reg-names = "lpass-lpaif";

   #address-cells = <1>;
   #size-cells = <0>;
  };

  lpass_codec: audio-codec@771c000 {
   compatible = "qcom,msm8916-wcd-digital-codec";
   reg = <0x0771c000 0x400>;
   clocks = <&gcc GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK>,
     <&gcc GCC_CODEC_DIGCODEC_CLK>;
   clock-names = "ahbix-clk", "mclk";
   #sound-dai-cells = <1>;
   status = "disabled";
  };

  sdhc_1: mmc@7824900 {
   compatible = "qcom,msm8916-sdhci", "qcom,sdhci-msm-v4";
   reg = <0x07824900 0x11c>, <0x07824000 0x800>;
   reg-names = "hc", "core";

   interrupts = <GIC_SPI 123 IRQ_TYPE_LEVEL_HIGH>,
         <GIC_SPI 138 IRQ_TYPE_LEVEL_HIGH>;
   interrupt-names = "hc_irq", "pwr_irq";
   clocks = <&gcc GCC_SDCC1_AHB_CLK>,
     <&gcc GCC_SDCC1_APPS_CLK>,
     <&xo_board>;
   clock-names = "iface", "core", "xo";
   pinctrl-0 = <&sdc1_default>;
   pinctrl-1 = <&sdc1_sleep>;
   pinctrl-names = "default", "sleep";
   mmc-ddr-1_8v;
   bus-width = <8>;
   non-removable;
   status = "disabled";
  };

  sdhc_2: mmc@7864900 {
   compatible = "qcom,msm8916-sdhci", "qcom,sdhci-msm-v4";
   reg = <0x07864900 0x11c>, <0x07864000 0x800>;
   reg-names = "hc", "core";

   interrupts = <GIC_SPI 125 IRQ_TYPE_LEVEL_HIGH>,
         <GIC_SPI 221 IRQ_TYPE_LEVEL_HIGH>;
   interrupt-names = "hc_irq", "pwr_irq";
   clocks = <&gcc GCC_SDCC2_AHB_CLK>,
     <&gcc GCC_SDCC2_APPS_CLK>,
     <&xo_board>;
   clock-names = "iface", "core", "xo";
   pinctrl-0 = <&sdc2_default>;
   pinctrl-1 = <&sdc2_sleep>;
   pinctrl-names = "default", "sleep";
   bus-width = <4>;
   status = "disabled";
  };

  blsp_dma: dma-controller@7884000 {
   compatible = "qcom,bam-v1.7.0";
   reg = <0x07884000 0x23000>;
   interrupts = <GIC_SPI 238 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "bam_clk";
   #dma-cells = <1>;
   qcom,ee = <0>;
   qcom,controlled-remotely;
  };

  blsp_uart1: serial@78af000 {
   compatible = "qcom,msm-uartdm-v1.4", "qcom,msm-uartdm";
   reg = <0x078af000 0x200>;
   interrupts = <GIC_SPI 107 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_UART1_APPS_CLK>, <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 0>, <&blsp_dma 1>;
   dma-names = "tx", "rx";
   status = "disabled";
  };

  blsp_uart2: serial@78b0000 {
   compatible = "qcom,msm-uartdm-v1.4", "qcom,msm-uartdm";
   reg = <0x078b0000 0x200>;
   interrupts = <GIC_SPI 108 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_UART2_APPS_CLK>, <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 2>, <&blsp_dma 3>;
   dma-names = "tx", "rx";
   status = "disabled";
  };

  blsp_i2c1: i2c@78b5000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078b5000 0x500>;
   interrupts = <GIC_SPI 95 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP1_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 4>, <&blsp_dma 5>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c1_default>;
   pinctrl-1 = <&blsp_i2c1_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi1: spi@78b5000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078b5000 0x500>;
   interrupts = <GIC_SPI 95 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP1_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 4>, <&blsp_dma 5>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi1_default>;
   pinctrl-1 = <&blsp_spi1_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_i2c2: i2c@78b6000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078b6000 0x500>;
   interrupts = <GIC_SPI 96 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP2_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 6>, <&blsp_dma 7>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c2_default>;
   pinctrl-1 = <&blsp_i2c2_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi2: spi@78b6000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078b6000 0x500>;
   interrupts = <GIC_SPI 96 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP2_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 6>, <&blsp_dma 7>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi2_default>;
   pinctrl-1 = <&blsp_spi2_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_i2c3: i2c@78b7000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078b7000 0x500>;
   interrupts = <GIC_SPI 97 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP3_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 8>, <&blsp_dma 9>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c3_default>;
   pinctrl-1 = <&blsp_i2c3_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi3: spi@78b7000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078b7000 0x500>;
   interrupts = <GIC_SPI 97 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP3_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 8>, <&blsp_dma 9>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi3_default>;
   pinctrl-1 = <&blsp_spi3_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_i2c4: i2c@78b8000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078b8000 0x500>;
   interrupts = <GIC_SPI 98 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP4_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 10>, <&blsp_dma 11>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c4_default>;
   pinctrl-1 = <&blsp_i2c4_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi4: spi@78b8000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078b8000 0x500>;
   interrupts = <GIC_SPI 98 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP4_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 10>, <&blsp_dma 11>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi4_default>;
   pinctrl-1 = <&blsp_spi4_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_i2c5: i2c@78b9000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078b9000 0x500>;
   interrupts = <GIC_SPI 99 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP5_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 12>, <&blsp_dma 13>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c5_default>;
   pinctrl-1 = <&blsp_i2c5_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi5: spi@78b9000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078b9000 0x500>;
   interrupts = <GIC_SPI 99 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP5_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 12>, <&blsp_dma 13>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi5_default>;
   pinctrl-1 = <&blsp_spi5_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_i2c6: i2c@78ba000 {
   compatible = "qcom,i2c-qup-v2.2.1";
   reg = <0x078ba000 0x500>;
   interrupts = <GIC_SPI 100 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP6_I2C_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 14>, <&blsp_dma 15>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_i2c6_default>;
   pinctrl-1 = <&blsp_i2c6_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  blsp_spi6: spi@78ba000 {
   compatible = "qcom,spi-qup-v2.2.1";
   reg = <0x078ba000 0x500>;
   interrupts = <GIC_SPI 100 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_BLSP1_QUP6_SPI_APPS_CLK>,
     <&gcc GCC_BLSP1_AHB_CLK>;
   clock-names = "core", "iface";
   dmas = <&blsp_dma 14>, <&blsp_dma 15>;
   dma-names = "tx", "rx";
   pinctrl-names = "default", "sleep";
   pinctrl-0 = <&blsp_spi6_default>;
   pinctrl-1 = <&blsp_spi6_sleep>;
   #address-cells = <1>;
   #size-cells = <0>;
   status = "disabled";
  };

  usb: usb@78d9000 {
   compatible = "qcom,ci-hdrc";
   reg = <0x078d9000 0x200>,
         <0x078d9200 0x200>;
   interrupts = <GIC_SPI 134 IRQ_TYPE_LEVEL_HIGH>,
         <GIC_SPI 140 IRQ_TYPE_LEVEL_HIGH>;
   clocks = <&gcc GCC_USB_HS_AHB_CLK>,
     <&gcc GCC_USB_HS_SYSTEM_CLK>;
   clock-names = "iface", "core";
   assigned-clocks = <&gcc GCC_USB_HS_SYSTEM_CLK>;
   assigned-clock-rates = <80000000>;
   resets = <&gcc GCC_USB_HS_BCR>;
   reset-names = "core";
   phy_type = "ulpi";
   dr_mode = "otg";
   hnp-disable;
   srp-disable;
   adp-disable;
   ahb-burst-config = <0>;
   phy-names = "usb-phy";
   phys = <&usb_hs_phy>;
   status = "disabled";
   #reset-cells = <1>;

   ulpi {
    usb_hs_phy: phy {
     compatible = "qcom,usb-hs-phy-msm8916",
           "qcom,usb-hs-phy";
     #phy-cells = <0>;
     clocks = <&xo_board>, <&gcc GCC_USB2A_PHY_SLEEP_CLK>;
     clock-names = "ref", "sleep";
     resets = <&gcc GCC_USB2A_PHY_BCR>, <&usb 0>;
     reset-names = "phy", "por";
     qcom,init-seq = /bits/ 8 <0x0 0x44>,
         <0x1 0x6b>,
         <0x2 0x24>,
         <0x3 0x13>;
    };
   };
  };

  wcnss: remoteproc@a204000 {
   compatible = "qcom,pronto-v2-pil", "qcom,pronto";
   reg = <0x0a204000 0x2000>, <0x0a202000 0x1000>, <0x0a21b000 0x3000>;
   reg-names = "ccu", "dxe", "pmu";

   memory-region = <&wcnss_mem>;

   interrupts-extended = <&intc GIC_SPI 149 IRQ_TYPE_EDGE_RISING>,
           <&wcnss_smp2p_in 0 IRQ_TYPE_EDGE_RISING>,
           <&wcnss_smp2p_in 1 IRQ_TYPE_EDGE_RISING>,
           <&wcnss_smp2p_in 2 IRQ_TYPE_EDGE_RISING>,
           <&wcnss_smp2p_in 3 IRQ_TYPE_EDGE_RISING>;
   interrupt-names = "wdog", "fatal", "ready", "handover", "stop-ack";

   power-domains = <&rpmpd MSM8916_VDDCX>,
     <&rpmpd MSM8916_VDDMX>;
   power-domain-names = "cx", "mx";

   qcom,smem-states = <&wcnss_smp2p_out 0>;
   qcom,smem-state-names = "stop";

   pinctrl-names = "default";
   pinctrl-0 = <&wcss_wlan_default>;

   status = "disabled";

   wcnss_iris: iris {
    /* Separate chip, compatible is board-specific */
    clocks = <&rpmcc RPM_SMD_RF_CLK2>;
    clock-names = "xo";
   };

   smd-edge {
    interrupts = <GIC_SPI 142 IRQ_TYPE_EDGE_RISING>;

    mboxes = <&apcs 17>;
    qcom,smd-edge = <6>;
    qcom,remote-pid = <4>;

    label = "pronto";

    wcnss_ctrl: wcnss {
     compatible = "qcom,wcnss";
     qcom,smd-channels = "WCNSS_CTRL";

     qcom,mmio = <&wcnss>;

     wcnss_bt: bluetooth {
      compatible = "qcom,wcnss-bt";
     };

     wcnss_wifi: wifi {
      compatible = "qcom,wcnss-wlan";

      interrupts = <GIC_SPI 145 IRQ_TYPE_LEVEL_HIGH>,
            <GIC_SPI 146 IRQ_TYPE_LEVEL_HIGH>;
      interrupt-names = "tx", "rx";

      qcom,smem-states = <&apps_smsm 10>, <&apps_smsm 9>;
      qcom,smem-state-names = "tx-enable", "tx-rings-empty";
     };
    };
   };
  };

  intc: interrupt-controller@b000000 {
   compatible = "qcom,msm-qgic2";
   interrupt-controller;
   #interrupt-cells = <3>;
   reg = <0x0b000000 0x1000>, <0x0b002000 0x2000>,
         <0x0b001000 0x1000>, <0x0b004000 0x2000>;
   interrupts = <GIC_PPI 0 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_HIGH)>;
  };

  apcs: mailbox@b011000 {
   compatible = "qcom,msm8916-apcs-kpss-global", "syscon";
   reg = <0x0b011000 0x1000>;
   #mbox-cells = <1>;
   clocks = <&a53pll>, <&gcc GPLL0_VOTE>;
   clock-names = "pll", "aux";
   #clock-cells = <0>;
  };

  a53pll: clock@b016000 {
   compatible = "qcom,msm8916-a53pll";
   reg = <0x0b016000 0x40>;
   #clock-cells = <0>;
   clocks = <&xo_board>;
   clock-names = "xo";
  };

  timer@b020000 {
   #address-cells = <1>;
   #size-cells = <1>;
   ranges;
   compatible = "arm,armv7-timer-mem";
   reg = <0x0b020000 0x1000>;
   clock-frequency = <19200000>;

   frame@b021000 {
    frame-number = <0>;
    interrupts = <GIC_SPI 8 IRQ_TYPE_LEVEL_HIGH>,
          <GIC_SPI 7 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b021000 0x1000>,
          <0x0b022000 0x1000>;
   };

   frame@b023000 {
    frame-number = <1>;
    interrupts = <GIC_SPI 9 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b023000 0x1000>;
    status = "disabled";
   };

   frame@b024000 {
    frame-number = <2>;
    interrupts = <GIC_SPI 10 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b024000 0x1000>;
    status = "disabled";
   };

   frame@b025000 {
    frame-number = <3>;
    interrupts = <GIC_SPI 11 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b025000 0x1000>;
    status = "disabled";
   };

   frame@b026000 {
    frame-number = <4>;
    interrupts = <GIC_SPI 12 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b026000 0x1000>;
    status = "disabled";
   };

   frame@b027000 {
    frame-number = <5>;
    interrupts = <GIC_SPI 13 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b027000 0x1000>;
    status = "disabled";
   };

   frame@b028000 {
    frame-number = <6>;
    interrupts = <GIC_SPI 14 IRQ_TYPE_LEVEL_HIGH>;
    reg = <0x0b028000 0x1000>;
    status = "disabled";
   };
  };

  cpu0_acc: power-manager@b088000 {
   compatible = "qcom,msm8916-acc";
   reg = <0x0b088000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu0_saw: power-manager@b089000 {
   compatible = "qcom,msm8916-saw2-v3.0-cpu", "qcom,saw2";
   reg = <0x0b089000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu1_acc: power-manager@b098000 {
   compatible = "qcom,msm8916-acc";
   reg = <0x0b098000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu1_saw: power-manager@b099000 {
   compatible = "qcom,msm8916-saw2-v3.0-cpu", "qcom,saw2";
   reg = <0x0b099000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu2_acc: power-manager@b0a8000 {
   compatible = "qcom,msm8916-acc";
   reg = <0x0b0a8000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu2_saw: power-manager@b0a9000 {
   compatible = "qcom,msm8916-saw2-v3.0-cpu", "qcom,saw2";
   reg = <0x0b0a9000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu3_acc: power-manager@b0b8000 {
   compatible = "qcom,msm8916-acc";
   reg = <0x0b0b8000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };

  cpu3_saw: power-manager@b0b9000 {
   compatible = "qcom,msm8916-saw2-v3.0-cpu", "qcom,saw2";
   reg = <0x0b0b9000 0x1000>;
   status = "reserved"; /* Controlled by PSCI firmware */
  };
 };

 thermal-zones {
  cpu0-1-thermal {
   polling-delay-passive = <250>;

   thermal-sensors = <&tsens 5>;

   trips {
    cpu0_1_alert0: trip-point0 {
     temperature = <75000>;
     hysteresis = <2000>;
     type = "passive";
    };
    cpu0_1_crit: cpu-crit {
     temperature = <110000>;
     hysteresis = <2000>;
     type = "critical";
    };
   };

   cooling-maps {
    map0 {
     trip = <&cpu0_1_alert0>;
     cooling-device = <&cpu0 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu1 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu2 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu3 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>;
    };
   };
  };

  cpu2-3-thermal {
   polling-delay-passive = <250>;

   thermal-sensors = <&tsens 4>;

   trips {
    cpu2_3_alert0: trip-point0 {
     temperature = <75000>;
     hysteresis = <2000>;
     type = "passive";
    };
    cpu2_3_crit: cpu-crit {
     temperature = <110000>;
     hysteresis = <2000>;
     type = "critical";
    };
   };

   cooling-maps {
    map0 {
     trip = <&cpu2_3_alert0>;
     cooling-device = <&cpu0 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu1 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu2 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>,
        <&cpu3 THERMAL_NO_LIMIT THERMAL_NO_LIMIT>;
    };
   };
  };

  gpu-thermal {
   polling-delay-passive = <250>;

   thermal-sensors = <&tsens 2>;

   cooling-maps {
    map0 {
     trip = <&gpu_alert0>;
     cooling-device = <&gpu THERMAL_NO_LIMIT THERMAL_NO_LIMIT>;
    };
   };

   trips {
    gpu_alert0: trip-point0 {
     temperature = <75000>;
     hysteresis = <2000>;
     type = "passive";
    };
    gpu_crit: gpu-crit {
     temperature = <95000>;
     hysteresis = <2000>;
     type = "critical";
    };
   };
  };

  camera-thermal {
   polling-delay-passive = <250>;

   thermal-sensors = <&tsens 1>;

   trips {
    cam_alert0: trip-point0 {
     temperature = <75000>;
     hysteresis = <2000>;
     type = "hot";
    };
   };
  };

  modem-thermal {
   polling-delay-passive = <250>;

   thermal-sensors = <&tsens 0>;

   trips {
    modem_alert0: trip-point0 {
     temperature = <85000>;
     hysteresis = <2000>;
     type = "hot";
    };
   };
  };
 };

 timer {
  compatible = "arm,armv8-timer";
  interrupts = <GIC_PPI 2 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
        <GIC_PPI 3 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
        <GIC_PPI 4 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>,
        <GIC_PPI 1 (GIC_CPU_MASK_SIMPLE(4) | IRQ_TYPE_LEVEL_LOW)>;
 };
};

[ Dauer der Verarbeitung: 0.61 Sekunden  ]