/* * during early_printk no ioremap possible at this early stage * let's use KSEG1 instead
*/ #define LTQ_ASC0_BASE_ADDR 0x1E100C00 #define LTQ_EARLY_ASC KSEG1ADDR(LTQ_ASC0_BASE_ADDR)
/* WDT */ #define LTQ_RST_CAUSE_WDTRST 0x0002
/* CHIP ID */ #define LTQ_STATUS_BASE_ADDR 0x1E802000
/* allow the gpio and pinctrl drivers to talk to each other */ externint pinctrl_falcon_get_range_size(int id); externvoid pinctrl_falcon_add_gpio_range(struct pinctrl_gpio_range *range);
/* * to keep the irq code generic we need to define this to 0 as falcon * has no EIU/EBU
*/ #define LTQ_EBU_PCC_ISTAT 0
Die Informationen auf dieser Webseite wurden
nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit,
noch Qualität der bereit gestellten Informationen zugesichert.
Bemerkung:
Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.