/* Enable FPGA SRAM */
data = fpga_read_reg(LCLASR);
data |= LCLASR_FRAMEN;
fpga_write_reg(data, LCLASR);
/* * FPGA_SEL determines the area mapping
*/
area = (data & LCLASR_FPGA_SEL_MASK) >> LCLASR_FPGA_SEL_SHIFT; if (unlikely(area == LCLASR_AREA_MASK)) {
pr_err("FPGA memory unmapped.\n"); return -ENXIO;
}
/* * The memory itself occupies a 2KiB range at the top of the area * immediately below the system registers.
*/
phys = (area << 26) + SZ_64M - SZ_4K;
/* * The FPGA SRAM resides in translatable physical space, so set * up a mapping prior to inserting it in to the pool.
*/
vaddr = ioremap(phys, SZ_2K); if (unlikely(!vaddr)) {
pr_err("Failed remapping FPGA memory.\n"); return -ENXIO;
}
pr_info("Adding %dKiB of FPGA memory at 0x%08lx-0x%08lx " "(area %d) to pool.\n",
SZ_2K >> 10, phys, phys + SZ_2K - 1, area);
ret = gen_pool_add(sram_pool, (unsignedlong)vaddr, SZ_2K, -1); if (unlikely(ret < 0)) {
pr_err("Failed adding memory\n");
iounmap(vaddr); return ret;
}
Die Informationen auf dieser Webseite wurden
nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit,
noch Qualität der bereit gestellten Informationen zugesichert.
Bemerkung:
Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.