/** * struct phy_configure_opts_lvds - LVDS configuration set * @bits_per_lane_and_dclk_cycle: Number of bits per lane per differential * clock cycle. * @differential_clk_rate: Clock rate, in Hertz, of the LVDS * differential clock. * @lanes: Number of active, consecutive, * data lanes, starting from lane 0, * used for the transmissions. * @is_slave: Boolean, true if the phy is a slave * which works together with a master * phy to support dual link transmission, * otherwise a regular phy or a master phy. * * This structure is used to represent the configuration state of a LVDS phy.
*/ struct phy_configure_opts_lvds { unsignedint bits_per_lane_and_dclk_cycle; unsignedlong differential_clk_rate; unsignedint lanes; bool is_slave;
};
#endif/* __PHY_LVDS_H_ */
Messung V0.5
¤ Dauer der Verarbeitung: 0.11 Sekunden
(vorverarbeitet)
¤
Die Informationen auf dieser Webseite wurden
nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit,
noch Qualität der bereit gestellten Informationen zugesichert.
Bemerkung:
Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.