Quellcodebibliothek Statistik Leitseite products/Sources/formale Sprachen/C/Linux/arch/arm64/boot/dts/rockchip/   (Open Source Betriebssystem Version 6.17.9©)  Datei vom 24.10.2025 mit Größe 84 kB image not shown  

Quelle  rk3588-base.dtsi   Sprache: unbekannt

 
// SPDX-License-Identifier: (GPL-2.0+ OR MIT)
/*
 * Copyright (c) 2021 Rockchip Electronics Co., Ltd.
 */

#include <dt-bindings/clock/rockchip,rk3588-cru.h>
#include <dt-bindings/interrupt-controller/arm-gic.h>
#include <dt-bindings/interrupt-controller/irq.h>
#include <dt-bindings/phy/phy.h>
#include <dt-bindings/power/rk3588-power.h>
#include <dt-bindings/reset/rockchip,rk3588-cru.h>
#include <dt-bindings/phy/phy.h>
#include <dt-bindings/ata/ahci.h>
#include <dt-bindings/thermal/thermal.h>

/ {
 compatible = "rockchip,rk3588";

 interrupt-parent = <&gic>;
 #address-cells = <2>;
 #size-cells = <2>;

 aliases {
  gpio0 = &gpio0;
  gpio1 = &gpio1;
  gpio2 = &gpio2;
  gpio3 = &gpio3;
  gpio4 = &gpio4;
  i2c0 = &i2c0;
  i2c1 = &i2c1;
  i2c2 = &i2c2;
  i2c3 = &i2c3;
  i2c4 = &i2c4;
  i2c5 = &i2c5;
  i2c6 = &i2c6;
  i2c7 = &i2c7;
  i2c8 = &i2c8;
  serial0 = &uart0;
  serial1 = &uart1;
  serial2 = &uart2;
  serial3 = &uart3;
  serial4 = &uart4;
  serial5 = &uart5;
  serial6 = &uart6;
  serial7 = &uart7;
  serial8 = &uart8;
  serial9 = &uart9;
  spi0 = &spi0;
  spi1 = &spi1;
  spi2 = &spi2;
  spi3 = &spi3;
  spi4 = &spi4;
 };

 cpus {
  #address-cells = <1>;
  #size-cells = <0>;

  cpu-map {
   cluster0 {
    core0 {
     cpu = <&cpu_l0>;
    };
    core1 {
     cpu = <&cpu_l1>;
    };
    core2 {
     cpu = <&cpu_l2>;
    };
    core3 {
     cpu = <&cpu_l3>;
    };
   };
   cluster1 {
    core0 {
     cpu = <&cpu_b0>;
    };
    core1 {
     cpu = <&cpu_b1>;
    };
   };
   cluster2 {
    core0 {
     cpu = <&cpu_b2>;
    };
    core1 {
     cpu = <&cpu_b3>;
    };
   };
  };

  cpu_l0: cpu@0 {
   device_type = "cpu";
   compatible = "arm,cortex-a55";
   reg = <0x0>;
   enable-method = "psci";
   capacity-dmips-mhz = <530>;
   clocks = <&scmi_clk SCMI_CLK_CPUL>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <32768>;
   i-cache-line-size = <64>;
   i-cache-sets = <128>;
   d-cache-size = <32768>;
   d-cache-line-size = <64>;
   d-cache-sets = <128>;
   next-level-cache = <&l2_cache_l0>;
   dynamic-power-coefficient = <228>;
   #cooling-cells = <2>;
  };

  cpu_l1: cpu@100 {
   device_type = "cpu";
   compatible = "arm,cortex-a55";
   reg = <0x100>;
   enable-method = "psci";
   capacity-dmips-mhz = <530>;
   clocks = <&scmi_clk SCMI_CLK_CPUL>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <32768>;
   i-cache-line-size = <64>;
   i-cache-sets = <128>;
   d-cache-size = <32768>;
   d-cache-line-size = <64>;
   d-cache-sets = <128>;
   next-level-cache = <&l2_cache_l1>;
   dynamic-power-coefficient = <228>;
   #cooling-cells = <2>;
  };

  cpu_l2: cpu@200 {
   device_type = "cpu";
   compatible = "arm,cortex-a55";
   reg = <0x200>;
   enable-method = "psci";
   capacity-dmips-mhz = <530>;
   clocks = <&scmi_clk SCMI_CLK_CPUL>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <32768>;
   i-cache-line-size = <64>;
   i-cache-sets = <128>;
   d-cache-size = <32768>;
   d-cache-line-size = <64>;
   d-cache-sets = <128>;
   next-level-cache = <&l2_cache_l2>;
   dynamic-power-coefficient = <228>;
   #cooling-cells = <2>;
  };

  cpu_l3: cpu@300 {
   device_type = "cpu";
   compatible = "arm,cortex-a55";
   reg = <0x300>;
   enable-method = "psci";
   capacity-dmips-mhz = <530>;
   clocks = <&scmi_clk SCMI_CLK_CPUL>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <32768>;
   i-cache-line-size = <64>;
   i-cache-sets = <128>;
   d-cache-size = <32768>;
   d-cache-line-size = <64>;
   d-cache-sets = <128>;
   next-level-cache = <&l2_cache_l3>;
   dynamic-power-coefficient = <228>;
   #cooling-cells = <2>;
  };

  cpu_b0: cpu@400 {
   device_type = "cpu";
   compatible = "arm,cortex-a76";
   reg = <0x400>;
   enable-method = "psci";
   capacity-dmips-mhz = <1024>;
   clocks = <&scmi_clk SCMI_CLK_CPUB01>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <65536>;
   i-cache-line-size = <64>;
   i-cache-sets = <256>;
   d-cache-size = <65536>;
   d-cache-line-size = <64>;
   d-cache-sets = <256>;
   next-level-cache = <&l2_cache_b0>;
   dynamic-power-coefficient = <416>;
   #cooling-cells = <2>;
  };

  cpu_b1: cpu@500 {
   device_type = "cpu";
   compatible = "arm,cortex-a76";
   reg = <0x500>;
   enable-method = "psci";
   capacity-dmips-mhz = <1024>;
   clocks = <&scmi_clk SCMI_CLK_CPUB01>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <65536>;
   i-cache-line-size = <64>;
   i-cache-sets = <256>;
   d-cache-size = <65536>;
   d-cache-line-size = <64>;
   d-cache-sets = <256>;
   next-level-cache = <&l2_cache_b1>;
   dynamic-power-coefficient = <416>;
   #cooling-cells = <2>;
  };

  cpu_b2: cpu@600 {
   device_type = "cpu";
   compatible = "arm,cortex-a76";
   reg = <0x600>;
   enable-method = "psci";
   capacity-dmips-mhz = <1024>;
   clocks = <&scmi_clk SCMI_CLK_CPUB23>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <65536>;
   i-cache-line-size = <64>;
   i-cache-sets = <256>;
   d-cache-size = <65536>;
   d-cache-line-size = <64>;
   d-cache-sets = <256>;
   next-level-cache = <&l2_cache_b2>;
   dynamic-power-coefficient = <416>;
   #cooling-cells = <2>;
  };

  cpu_b3: cpu@700 {
   device_type = "cpu";
   compatible = "arm,cortex-a76";
   reg = <0x700>;
   enable-method = "psci";
   capacity-dmips-mhz = <1024>;
   clocks = <&scmi_clk SCMI_CLK_CPUB23>;
   cpu-idle-states = <&CPU_SLEEP>;
   i-cache-size = <65536>;
   i-cache-line-size = <64>;
   i-cache-sets = <256>;
   d-cache-size = <65536>;
   d-cache-line-size = <64>;
   d-cache-sets = <256>;
   next-level-cache = <&l2_cache_b3>;
   dynamic-power-coefficient = <416>;
   #cooling-cells = <2>;
  };

  idle-states {
   entry-method = "psci";
   CPU_SLEEP: cpu-sleep {
    compatible = "arm,idle-state";
    local-timer-stop;
    arm,psci-suspend-param = <0x0010000>;
    entry-latency-us = <100>;
    exit-latency-us = <120>;
    min-residency-us = <1000>;
   };
  };

  l2_cache_l0: l2-cache-l0 {
   compatible = "cache";
   cache-size = <131072>;
   cache-line-size = <64>;
   cache-sets = <512>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_l1: l2-cache-l1 {
   compatible = "cache";
   cache-size = <131072>;
   cache-line-size = <64>;
   cache-sets = <512>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_l2: l2-cache-l2 {
   compatible = "cache";
   cache-size = <131072>;
   cache-line-size = <64>;
   cache-sets = <512>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_l3: l2-cache-l3 {
   compatible = "cache";
   cache-size = <131072>;
   cache-line-size = <64>;
   cache-sets = <512>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_b0: l2-cache-b0 {
   compatible = "cache";
   cache-size = <524288>;
   cache-line-size = <64>;
   cache-sets = <1024>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_b1: l2-cache-b1 {
   compatible = "cache";
   cache-size = <524288>;
   cache-line-size = <64>;
   cache-sets = <1024>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_b2: l2-cache-b2 {
   compatible = "cache";
   cache-size = <524288>;
   cache-line-size = <64>;
   cache-sets = <1024>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };

  l2_cache_b3: l2-cache-b3 {
   compatible = "cache";
   cache-size = <524288>;
   cache-line-size = <64>;
   cache-sets = <1024>;
   cache-level = <2>;
   cache-unified;
   next-level-cache = <&l3_cache>;
  };
 };

 /*
  * The L3 cache belongs to the DynamIQ Shared Unit (DSU),
  * so it's represented here, outside the "cpus" node
  */
 l3_cache: l3-cache {
  compatible = "cache";
  cache-size = <3145728>;
  cache-line-size = <64>;
  cache-sets = <4096>;
  cache-level = <3>;
  cache-unified;
 };

 display_subsystem: display-subsystem {
  compatible = "rockchip,display-subsystem";
  ports = <&vop_out>;
 };

 firmware {
  scmi: scmi {
   compatible = "arm,scmi-smc";
   arm,smc-id = <0x82000010>;
   shmem = <&scmi_shmem>;
   #address-cells = <1>;
   #size-cells = <0>;

   scmi_clk: protocol@14 {
    reg = <0x14>;
    #clock-cells = <1>;
   };

   scmi_reset: protocol@16 {
    reg = <0x16>;
    #reset-cells = <1>;
   };
  };
 };

 hdmi0_sound: hdmi0-sound {
  compatible = "simple-audio-card";
  simple-audio-card,format = "i2s";
  simple-audio-card,mclk-fs = <128>;
  simple-audio-card,name = "hdmi0";
  status = "disabled";

  simple-audio-card,codec {
   sound-dai = <&hdmi0>;
  };

  simple-audio-card,cpu {
   sound-dai = <&i2s5_8ch>;
  };
 };

 pmu-a55 {
  compatible = "arm,cortex-a55-pmu";
  interrupts = <GIC_PPI 7 IRQ_TYPE_LEVEL_HIGH &ppi_partition0>;
 };

 pmu-a76 {
  compatible = "arm,cortex-a76-pmu";
  interrupts = <GIC_PPI 7 IRQ_TYPE_LEVEL_HIGH &ppi_partition1>;
 };

 psci {
  compatible = "arm,psci-1.0";
  method = "smc";
 };

 spll: clock-0 {
  compatible = "fixed-clock";
  clock-frequency = <702000000>;
  clock-output-names = "spll";
  #clock-cells = <0>;
 };

 timer {
  compatible = "arm,armv8-timer";
  interrupts = <GIC_PPI 13 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_PPI 14 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_PPI 11 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_PPI 10 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_PPI 12 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "sec-phys", "phys", "virt", "hyp-phys", "hyp-virt";
 };

 xin24m: clock-1 {
  compatible = "fixed-clock";
  clock-frequency = <24000000>;
  clock-output-names = "xin24m";
  #clock-cells = <0>;
 };

 xin32k: clock-2 {
  compatible = "fixed-clock";
  clock-frequency = <32768>;
  clock-output-names = "xin32k";
  #clock-cells = <0>;
 };

 reserved-memory {
  #address-cells = <2>;
  #size-cells = <2>;
  ranges;

  scmi_shmem: shmem@10f000 {
   compatible = "arm,scmi-shmem";
   reg = <0x0 0x0010f000 0x0 0x100>;
   no-map;
  };
 };

 gpu: gpu@fb000000 {
  compatible = "rockchip,rk3588-mali", "arm,mali-valhall-csf";
  reg = <0x0 0xfb000000 0x0 0x200000>;
  #cooling-cells = <2>;
  assigned-clocks = <&scmi_clk SCMI_CLK_GPU>;
  assigned-clock-rates = <200000000>;
  clocks = <&cru CLK_GPU>, <&cru CLK_GPU_COREGROUP>,
    <&cru CLK_GPU_STACKS>;
  clock-names = "core", "coregroup", "stacks";
  dynamic-power-coefficient = <2982>;
  interrupts = <GIC_SPI 92 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 93 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 94 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "job", "mmu", "gpu";
  power-domains = <&power RK3588_PD_GPU>;
  status = "disabled";
 };

 usb_host0_xhci: usb@fc000000 {
  compatible = "rockchip,rk3588-dwc3", "snps,dwc3";
  reg = <0x0 0xfc000000 0x0 0x400000>;
  interrupts = <GIC_SPI 220 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru REF_CLK_USB3OTG0>, <&cru SUSPEND_CLK_USB3OTG0>,
    <&cru ACLK_USB3OTG0>;
  clock-names = "ref_clk", "suspend_clk", "bus_clk";
  dr_mode = "otg";
  phys = <&u2phy0_otg>, <&usbdp_phy0 PHY_TYPE_USB3>;
  phy-names = "usb2-phy", "usb3-phy";
  phy_type = "utmi_wide";
  power-domains = <&power RK3588_PD_USB>;
  resets = <&cru SRST_A_USB3OTG0>;
  snps,dis_enblslpm_quirk;
  snps,dis-u1-entry-quirk;
  snps,dis-u2-entry-quirk;
  snps,dis-u2-freeclk-exists-quirk;
  snps,dis-del-phy-power-chg-quirk;
  snps,dis-tx-ipgap-linecheck-quirk;
  status = "disabled";
 };

 usb_host0_ehci: usb@fc800000 {
  compatible = "rockchip,rk3588-ehci", "generic-ehci";
  reg = <0x0 0xfc800000 0x0 0x40000>;
  interrupts = <GIC_SPI 215 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru HCLK_HOST0>, <&cru HCLK_HOST_ARB0>, <&cru ACLK_USB>, <&u2phy2>;
  phys = <&u2phy2_host>;
  phy-names = "usb";
  power-domains = <&power RK3588_PD_USB>;
  status = "disabled";
 };

 usb_host0_ohci: usb@fc840000 {
  compatible = "rockchip,rk3588-ohci", "generic-ohci";
  reg = <0x0 0xfc840000 0x0 0x40000>;
  interrupts = <GIC_SPI 216 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru HCLK_HOST0>, <&cru HCLK_HOST_ARB0>, <&cru ACLK_USB>, <&u2phy2>;
  phys = <&u2phy2_host>;
  phy-names = "usb";
  power-domains = <&power RK3588_PD_USB>;
  status = "disabled";
 };

 usb_host1_ehci: usb@fc880000 {
  compatible = "rockchip,rk3588-ehci", "generic-ehci";
  reg = <0x0 0xfc880000 0x0 0x40000>;
  interrupts = <GIC_SPI 218 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru HCLK_HOST1>, <&cru HCLK_HOST_ARB1>, <&cru ACLK_USB>, <&u2phy3>;
  phys = <&u2phy3_host>;
  phy-names = "usb";
  power-domains = <&power RK3588_PD_USB>;
  status = "disabled";
 };

 usb_host1_ohci: usb@fc8c0000 {
  compatible = "rockchip,rk3588-ohci", "generic-ohci";
  reg = <0x0 0xfc8c0000 0x0 0x40000>;
  interrupts = <GIC_SPI 219 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru HCLK_HOST1>, <&cru HCLK_HOST_ARB1>, <&cru ACLK_USB>, <&u2phy3>;
  phys = <&u2phy3_host>;
  phy-names = "usb";
  power-domains = <&power RK3588_PD_USB>;
  status = "disabled";
 };

 usb_host2_xhci: usb@fcd00000 {
  compatible = "rockchip,rk3588-dwc3", "snps,dwc3";
  reg = <0x0 0xfcd00000 0x0 0x400000>;
  interrupts = <GIC_SPI 222 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru REF_CLK_USB3OTG2>, <&cru SUSPEND_CLK_USB3OTG2>,
    <&cru ACLK_USB3OTG2>, <&cru CLK_UTMI_OTG2>,
    <&cru CLK_PIPEPHY2_PIPE_U3_G>;
  clock-names = "ref_clk", "suspend_clk", "bus_clk", "utmi", "pipe";
  dr_mode = "host";
  phys = <&combphy2_psu PHY_TYPE_USB3>;
  phy-names = "usb3-phy";
  phy_type = "utmi_wide";
  resets = <&cru SRST_A_USB3OTG2>;
  snps,dis_enblslpm_quirk;
  snps,dis-u2-freeclk-exists-quirk;
  snps,dis-del-phy-power-chg-quirk;
  snps,dis-tx-ipgap-linecheck-quirk;
  snps,dis_rxdet_inp3_quirk;
  status = "disabled";
 };

 mmu600_pcie: iommu@fc900000 {
  compatible = "arm,smmu-v3";
  reg = <0x0 0xfc900000 0x0 0x200000>;
  interrupts = <GIC_SPI 369 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 371 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 374 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 367 IRQ_TYPE_EDGE_RISING 0>;
  interrupt-names = "eventq", "gerror", "priq", "cmdq-sync";
  #iommu-cells = <1>;
 };

 mmu600_php: iommu@fcb00000 {
  compatible = "arm,smmu-v3";
  reg = <0x0 0xfcb00000 0x0 0x200000>;
  interrupts = <GIC_SPI 381 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 383 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 386 IRQ_TYPE_EDGE_RISING 0>,
        <GIC_SPI 379 IRQ_TYPE_EDGE_RISING 0>;
  interrupt-names = "eventq", "gerror", "priq", "cmdq-sync";
  #iommu-cells = <1>;
  status = "disabled";
 };

 pmu1grf: syscon@fd58a000 {
  compatible = "rockchip,rk3588-pmugrf", "syscon", "simple-mfd";
  reg = <0x0 0xfd58a000 0x0 0x10000>;
 };

 sys_grf: syscon@fd58c000 {
  compatible = "rockchip,rk3588-sys-grf", "syscon";
  reg = <0x0 0xfd58c000 0x0 0x1000>;
 };

 mipidcphy0_grf: syscon@fd5e8000 {
  compatible = "rockchip,rk3588-dcphy-grf", "syscon";
  reg = <0x0 0xfd5e8000 0x0 0x4000>;
 };

 mipidcphy1_grf: syscon@fd5ec000 {
  compatible = "rockchip,rk3588-dcphy-grf", "syscon";
  reg = <0x0 0xfd5ec000 0x0 0x4000>;
 };

 vop_grf: syscon@fd5a4000 {
  compatible = "rockchip,rk3588-vop-grf", "syscon";
  reg = <0x0 0xfd5a4000 0x0 0x2000>;
 };

 vo0_grf: syscon@fd5a6000 {
  compatible = "rockchip,rk3588-vo0-grf", "syscon";
  reg = <0x0 0xfd5a6000 0x0 0x2000>;
  clocks = <&cru PCLK_VO0GRF>;
 };

 vo1_grf: syscon@fd5a8000 {
  compatible = "rockchip,rk3588-vo1-grf", "syscon";
  reg = <0x0 0xfd5a8000 0x0 0x4000>;
  clocks = <&cru PCLK_VO1GRF>;
 };

 usb_grf: syscon@fd5ac000 {
  compatible = "rockchip,rk3588-usb-grf", "syscon";
  reg = <0x0 0xfd5ac000 0x0 0x4000>;
 };

 php_grf: syscon@fd5b0000 {
  compatible = "rockchip,rk3588-php-grf", "syscon";
  reg = <0x0 0xfd5b0000 0x0 0x1000>;
 };

 pipe_phy0_grf: syscon@fd5bc000 {
  compatible = "rockchip,rk3588-pipe-phy-grf", "syscon";
  reg = <0x0 0xfd5bc000 0x0 0x100>;
 };

 pipe_phy2_grf: syscon@fd5c4000 {
  compatible = "rockchip,rk3588-pipe-phy-grf", "syscon";
  reg = <0x0 0xfd5c4000 0x0 0x100>;
 };

 usbdpphy0_grf: syscon@fd5c8000 {
  compatible = "rockchip,rk3588-usbdpphy-grf", "syscon";
  reg = <0x0 0xfd5c8000 0x0 0x4000>;
 };

 usb2phy0_grf: syscon@fd5d0000 {
  compatible = "rockchip,rk3588-usb2phy-grf", "syscon", "simple-mfd";
  reg = <0x0 0xfd5d0000 0x0 0x4000>;
  #address-cells = <1>;
  #size-cells = <1>;

  u2phy0: usb2phy@0 {
   compatible = "rockchip,rk3588-usb2phy";
   reg = <0x0 0x10>;
   #clock-cells = <0>;
   clocks = <&cru CLK_USB2PHY_HDPTXRXPHY_REF>;
   clock-names = "phyclk";
   clock-output-names = "usb480m_phy0";
   interrupts = <GIC_SPI 393 IRQ_TYPE_LEVEL_HIGH 0>;
   resets = <&cru SRST_OTGPHY_U3_0>, <&cru SRST_P_USB2PHY_U3_0_GRF0>;
   reset-names = "phy", "apb";
   status = "disabled";

   u2phy0_otg: otg-port {
    #phy-cells = <0>;
    status = "disabled";
   };
  };
 };

 usb2phy2_grf: syscon@fd5d8000 {
  compatible = "rockchip,rk3588-usb2phy-grf", "syscon", "simple-mfd";
  reg = <0x0 0xfd5d8000 0x0 0x4000>;
  #address-cells = <1>;
  #size-cells = <1>;

  u2phy2: usb2phy@8000 {
   compatible = "rockchip,rk3588-usb2phy";
   reg = <0x8000 0x10>;
   #clock-cells = <0>;
   clocks = <&cru CLK_USB2PHY_HDPTXRXPHY_REF>;
   clock-names = "phyclk";
   clock-output-names = "usb480m_phy2";
   interrupts = <GIC_SPI 391 IRQ_TYPE_LEVEL_HIGH 0>;
   resets = <&cru SRST_OTGPHY_U2_0>, <&cru SRST_P_USB2PHY_U2_0_GRF0>;
   reset-names = "phy", "apb";
   status = "disabled";

   u2phy2_host: host-port {
    #phy-cells = <0>;
    status = "disabled";
   };
  };
 };

 usb2phy3_grf: syscon@fd5dc000 {
  compatible = "rockchip,rk3588-usb2phy-grf", "syscon", "simple-mfd";
  reg = <0x0 0xfd5dc000 0x0 0x4000>;
  #address-cells = <1>;
  #size-cells = <1>;

  u2phy3: usb2phy@c000 {
   compatible = "rockchip,rk3588-usb2phy";
   reg = <0xc000 0x10>;
   #clock-cells = <0>;
   clocks = <&cru CLK_USB2PHY_HDPTXRXPHY_REF>;
   clock-names = "phyclk";
   clock-output-names = "usb480m_phy3";
   interrupts = <GIC_SPI 392 IRQ_TYPE_LEVEL_HIGH 0>;
   resets = <&cru SRST_OTGPHY_U2_1>, <&cru SRST_P_USB2PHY_U2_1_GRF0>;
   reset-names = "phy", "apb";
   status = "disabled";

   u2phy3_host: host-port {
    #phy-cells = <0>;
    status = "disabled";
   };
  };
 };

 hdptxphy0_grf: syscon@fd5e0000 {
  compatible = "rockchip,rk3588-hdptxphy-grf", "syscon";
  reg = <0x0 0xfd5e0000 0x0 0x100>;
 };

 ioc: syscon@fd5f0000 {
  compatible = "rockchip,rk3588-ioc", "syscon";
  reg = <0x0 0xfd5f0000 0x0 0x10000>;
 };

 system_sram1: sram@fd600000 {
  compatible = "mmio-sram";
  reg = <0x0 0xfd600000 0x0 0x100000>;
  ranges = <0x0 0x0 0xfd600000 0x100000>;
  #address-cells = <1>;
  #size-cells = <1>;
 };

 cru: clock-controller@fd7c0000 {
  compatible = "rockchip,rk3588-cru";
  reg = <0x0 0xfd7c0000 0x0 0x5c000>;
  assigned-clocks =
   <&cru PLL_PPLL>, <&cru PLL_AUPLL>,
   <&cru PLL_NPLL>, <&cru PLL_GPLL>,
   <&cru ACLK_CENTER_ROOT>,
   <&cru HCLK_CENTER_ROOT>, <&cru ACLK_CENTER_LOW_ROOT>,
   <&cru ACLK_TOP_ROOT>, <&cru PCLK_TOP_ROOT>,
   <&cru ACLK_LOW_TOP_ROOT>, <&cru PCLK_PMU0_ROOT>,
   <&cru HCLK_PMU_CM0_ROOT>, <&cru ACLK_VOP>,
   <&cru ACLK_BUS_ROOT>, <&cru CLK_150M_SRC>,
   <&cru CLK_GPU>;
  assigned-clock-rates =
   <1100000000>, <786432000>,
   <850000000>, <1188000000>,
   <702000000>,
   <400000000>, <500000000>,
   <800000000>, <100000000>,
   <400000000>, <100000000>,
   <200000000>, <500000000>,
   <375000000>, <150000000>,
   <200000000>;
  rockchip,grf = <&php_grf>;
  #clock-cells = <1>;
  #reset-cells = <1>;
 };

 i2c0: i2c@fd880000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfd880000 0x0 0x1000>;
  interrupts = <GIC_SPI 317 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru CLK_I2C0>, <&cru PCLK_I2C0>;
  clock-names = "i2c", "pclk";
  pinctrl-0 = <&i2c0m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 uart0: serial@fd890000 {
  compatible = "rockchip,rk3588-uart", "snps,dw-apb-uart";
  reg = <0x0 0xfd890000 0x0 0x100>;
  interrupts = <GIC_SPI 331 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru SCLK_UART0>, <&cru PCLK_UART0>;
  clock-names = "baudclk", "apb_pclk";
  dmas = <&dmac0 6>, <&dmac0 7>;
  dma-names = "tx", "rx";
  pinctrl-0 = <&uart0m1_xfer>;
  pinctrl-names = "default";
  reg-shift = <2>;
  reg-io-width = <4>;
  status = "disabled";
 };

 pwm0: pwm@fd8b0000 {
  compatible = "rockchip,rk3588-pwm", "rockchip,rk3328-pwm";
  reg = <0x0 0xfd8b0000 0x0 0x10>;
  clocks = <&cru CLK_PMU1PWM>, <&cru PCLK_PMU1PWM>;
  clock-names = "pwm", "pclk";
  pinctrl-0 = <&pwm0m0_pins>;
  pinctrl-names = "default";
  #pwm-cells = <3>;
  status = "disabled";
 };

 pwm1: pwm@fd8b0010 {
  compatible = "rockchip,rk3588-pwm", "rockchip,rk3328-pwm";
  reg = <0x0 0xfd8b0010 0x0 0x10>;
  clocks = <&cru CLK_PMU1PWM>, <&cru PCLK_PMU1PWM>;
  clock-names = "pwm", "pclk";
  pinctrl-0 = <&pwm1m0_pins>;
  pinctrl-names = "default";
  #pwm-cells = <3>;
  status = "disabled";
 };

 pwm2: pwm@fd8b0020 {
  compatible = "rockchip,rk3588-pwm", "rockchip,rk3328-pwm";
  reg = <0x0 0xfd8b0020 0x0 0x10>;
  clocks = <&cru CLK_PMU1PWM>, <&cru PCLK_PMU1PWM>;
  clock-names = "pwm", "pclk";
  pinctrl-0 = <&pwm2m0_pins>;
  pinctrl-names = "default";
  #pwm-cells = <3>;
  status = "disabled";
 };

 pwm3: pwm@fd8b0030 {
  compatible = "rockchip,rk3588-pwm", "rockchip,rk3328-pwm";
  reg = <0x0 0xfd8b0030 0x0 0x10>;
  clocks = <&cru CLK_PMU1PWM>, <&cru PCLK_PMU1PWM>;
  clock-names = "pwm", "pclk";
  pinctrl-0 = <&pwm3m0_pins>;
  pinctrl-names = "default";
  #pwm-cells = <3>;
  status = "disabled";
 };

 pmu: power-management@fd8d8000 {
  compatible = "rockchip,rk3588-pmu", "syscon", "simple-mfd";
  reg = <0x0 0xfd8d8000 0x0 0x400>;

  power: power-controller {
   compatible = "rockchip,rk3588-power-controller";
   #address-cells = <1>;
   #power-domain-cells = <1>;
   #size-cells = <0>;
   status = "okay";

   /* These power domains are grouped by VD_NPU */
   power-domain@RK3588_PD_NPU {
    reg = <RK3588_PD_NPU>;
    #power-domain-cells = <0>;
    #address-cells = <1>;
    #size-cells = <0>;

    power-domain@RK3588_PD_NPUTOP {
     reg = <RK3588_PD_NPUTOP>;
     clocks = <&cru HCLK_NPU_ROOT>,
       <&cru PCLK_NPU_ROOT>,
       <&cru CLK_NPU_DSU0>,
       <&cru HCLK_NPU_CM0_ROOT>;
     pm_qos = <&qos_npu0_mwr>,
       <&qos_npu0_mro>,
       <&qos_mcu_npu>;
     #power-domain-cells = <0>;
     #address-cells = <1>;
     #size-cells = <0>;

     power-domain@RK3588_PD_NPU1 {
      reg = <RK3588_PD_NPU1>;
      clocks = <&cru HCLK_NPU_ROOT>,
        <&cru PCLK_NPU_ROOT>,
        <&cru CLK_NPU_DSU0>;
      pm_qos = <&qos_npu1>;
      #power-domain-cells = <0>;
     };
     power-domain@RK3588_PD_NPU2 {
      reg = <RK3588_PD_NPU2>;
      clocks = <&cru HCLK_NPU_ROOT>,
        <&cru PCLK_NPU_ROOT>,
        <&cru CLK_NPU_DSU0>;
      pm_qos = <&qos_npu2>;
      #power-domain-cells = <0>;
     };
    };
   };
   /* These power domains are grouped by VD_GPU */
   pd_gpu: power-domain@RK3588_PD_GPU {
    reg = <RK3588_PD_GPU>;
    clocks = <&cru CLK_GPU>,
      <&cru CLK_GPU_COREGROUP>,
      <&cru CLK_GPU_STACKS>;
    pm_qos = <&qos_gpu_m0>,
      <&qos_gpu_m1>,
      <&qos_gpu_m2>,
      <&qos_gpu_m3>;
    #power-domain-cells = <0>;
   };
   /* These power domains are grouped by VD_VCODEC */
   power-domain@RK3588_PD_VCODEC {
    reg = <RK3588_PD_VCODEC>;
    #address-cells = <1>;
    #size-cells = <0>;
    #power-domain-cells = <0>;

    power-domain@RK3588_PD_RKVDEC0 {
     reg = <RK3588_PD_RKVDEC0>;
     clocks = <&cru HCLK_RKVDEC0>,
       <&cru HCLK_VDPU_ROOT>,
       <&cru ACLK_VDPU_ROOT>,
       <&cru ACLK_RKVDEC0>,
       <&cru ACLK_RKVDEC_CCU>;
     pm_qos = <&qos_rkvdec0>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_RKVDEC1 {
     reg = <RK3588_PD_RKVDEC1>;
     clocks = <&cru HCLK_RKVDEC1>,
       <&cru HCLK_VDPU_ROOT>,
       <&cru ACLK_VDPU_ROOT>,
       <&cru ACLK_RKVDEC1>;
     pm_qos = <&qos_rkvdec1>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_VENC0 {
     reg = <RK3588_PD_VENC0>;
     clocks = <&cru HCLK_RKVENC0>,
       <&cru ACLK_RKVENC0>;
     pm_qos = <&qos_rkvenc0_m0ro>,
       <&qos_rkvenc0_m1ro>,
       <&qos_rkvenc0_m2wo>;
     #address-cells = <1>;
     #size-cells = <0>;
     #power-domain-cells = <0>;

     power-domain@RK3588_PD_VENC1 {
      reg = <RK3588_PD_VENC1>;
      clocks = <&cru HCLK_RKVENC1>,
        <&cru HCLK_RKVENC0>,
        <&cru ACLK_RKVENC0>,
        <&cru ACLK_RKVENC1>;
      pm_qos = <&qos_rkvenc1_m0ro>,
        <&qos_rkvenc1_m1ro>,
        <&qos_rkvenc1_m2wo>;
      #power-domain-cells = <0>;
     };
    };
   };
   /* These power domains are grouped by VD_LOGIC */
   power-domain@RK3588_PD_VDPU {
    reg = <RK3588_PD_VDPU>;
    clocks = <&cru HCLK_VDPU_ROOT>,
      <&cru ACLK_VDPU_LOW_ROOT>,
      <&cru ACLK_VDPU_ROOT>,
      <&cru ACLK_JPEG_DECODER_ROOT>,
      <&cru ACLK_IEP2P0>,
      <&cru HCLK_IEP2P0>,
      <&cru ACLK_JPEG_ENCODER0>,
      <&cru HCLK_JPEG_ENCODER0>,
      <&cru ACLK_JPEG_ENCODER1>,
      <&cru HCLK_JPEG_ENCODER1>,
      <&cru ACLK_JPEG_ENCODER2>,
      <&cru HCLK_JPEG_ENCODER2>,
      <&cru ACLK_JPEG_ENCODER3>,
      <&cru HCLK_JPEG_ENCODER3>,
      <&cru ACLK_JPEG_DECODER>,
      <&cru HCLK_JPEG_DECODER>,
      <&cru ACLK_RGA2>,
      <&cru HCLK_RGA2>;
    pm_qos = <&qos_iep>,
      <&qos_jpeg_dec>,
      <&qos_jpeg_enc0>,
      <&qos_jpeg_enc1>,
      <&qos_jpeg_enc2>,
      <&qos_jpeg_enc3>,
      <&qos_rga2_mro>,
      <&qos_rga2_mwo>;
    #address-cells = <1>;
    #size-cells = <0>;
    #power-domain-cells = <0>;


    power-domain@RK3588_PD_AV1 {
     reg = <RK3588_PD_AV1>;
     clocks = <&cru PCLK_AV1>,
       <&cru ACLK_AV1>,
       <&cru HCLK_VDPU_ROOT>;
     pm_qos = <&qos_av1>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_RKVDEC0 {
     reg = <RK3588_PD_RKVDEC0>;
     clocks = <&cru HCLK_RKVDEC0>,
       <&cru HCLK_VDPU_ROOT>,
       <&cru ACLK_VDPU_ROOT>,
       <&cru ACLK_RKVDEC0>;
     pm_qos = <&qos_rkvdec0>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_RKVDEC1 {
     reg = <RK3588_PD_RKVDEC1>;
     clocks = <&cru HCLK_RKVDEC1>,
       <&cru HCLK_VDPU_ROOT>,
       <&cru ACLK_VDPU_ROOT>;
     pm_qos = <&qos_rkvdec1>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_RGA30 {
     reg = <RK3588_PD_RGA30>;
     clocks = <&cru ACLK_RGA3_0>,
       <&cru HCLK_RGA3_0>;
     pm_qos = <&qos_rga3_0>;
     #power-domain-cells = <0>;
    };
   };
   power-domain@RK3588_PD_VOP {
    reg = <RK3588_PD_VOP>;
    clocks = <&cru PCLK_VOP_ROOT>,
      <&cru HCLK_VOP_ROOT>,
      <&cru ACLK_VOP>;
    pm_qos = <&qos_vop_m0>,
      <&qos_vop_m1>;
    #address-cells = <1>;
    #size-cells = <0>;
    #power-domain-cells = <0>;

    power-domain@RK3588_PD_VO0 {
     reg = <RK3588_PD_VO0>;
     clocks = <&cru PCLK_VO0_ROOT>,
       <&cru PCLK_VO0_S_ROOT>,
       <&cru HCLK_VO0_S_ROOT>,
       <&cru ACLK_VO0_ROOT>,
       <&cru HCLK_HDCP0>,
       <&cru ACLK_HDCP0>,
       <&cru HCLK_VOP_ROOT>;
     pm_qos = <&qos_hdcp0>;
     #power-domain-cells = <0>;
    };
   };
   power-domain@RK3588_PD_VO1 {
    reg = <RK3588_PD_VO1>;
    clocks = <&cru PCLK_VO1_ROOT>,
      <&cru PCLK_VO1_S_ROOT>,
      <&cru HCLK_VO1_S_ROOT>,
      <&cru HCLK_HDCP1>,
      <&cru ACLK_HDCP1>,
      <&cru ACLK_HDMIRX_ROOT>,
      <&cru HCLK_VO1USB_TOP_ROOT>;
    pm_qos = <&qos_hdcp1>,
      <&qos_hdmirx>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_VI {
    reg = <RK3588_PD_VI>;
    clocks = <&cru HCLK_VI_ROOT>,
      <&cru PCLK_VI_ROOT>,
      <&cru HCLK_ISP0>,
      <&cru ACLK_ISP0>,
      <&cru HCLK_VICAP>,
      <&cru ACLK_VICAP>;
    pm_qos = <&qos_isp0_mro>,
      <&qos_isp0_mwo>,
      <&qos_vicap_m0>,
      <&qos_vicap_m1>;
    #address-cells = <1>;
    #size-cells = <0>;
    #power-domain-cells = <0>;

    power-domain@RK3588_PD_ISP1 {
     reg = <RK3588_PD_ISP1>;
     clocks = <&cru HCLK_ISP1>,
       <&cru ACLK_ISP1>,
       <&cru HCLK_VI_ROOT>,
       <&cru PCLK_VI_ROOT>;
     pm_qos = <&qos_isp1_mwo>,
       <&qos_isp1_mro>;
     #power-domain-cells = <0>;
    };
    power-domain@RK3588_PD_FEC {
     reg = <RK3588_PD_FEC>;
     clocks = <&cru HCLK_FISHEYE0>,
       <&cru ACLK_FISHEYE0>,
       <&cru HCLK_FISHEYE1>,
       <&cru ACLK_FISHEYE1>,
       <&cru PCLK_VI_ROOT>;
     pm_qos = <&qos_fisheye0>,
       <&qos_fisheye1>;
     #power-domain-cells = <0>;
    };
   };
   power-domain@RK3588_PD_RGA31 {
    reg = <RK3588_PD_RGA31>;
    clocks = <&cru HCLK_RGA3_1>,
      <&cru ACLK_RGA3_1>;
    pm_qos = <&qos_rga3_1>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_USB {
    reg = <RK3588_PD_USB>;
    clocks = <&cru PCLK_PHP_ROOT>,
      <&cru ACLK_USB_ROOT>,
      <&cru ACLK_USB>,
      <&cru HCLK_USB_ROOT>,
      <&cru HCLK_HOST0>,
      <&cru HCLK_HOST_ARB0>,
      <&cru HCLK_HOST1>,
      <&cru HCLK_HOST_ARB1>;
    pm_qos = <&qos_usb3_0>,
      <&qos_usb3_1>,
      <&qos_usb2host_0>,
      <&qos_usb2host_1>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_GMAC {
    reg = <RK3588_PD_GMAC>;
    clocks = <&cru PCLK_PHP_ROOT>,
      <&cru ACLK_PCIE_ROOT>,
      <&cru ACLK_PHP_ROOT>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_PCIE {
    reg = <RK3588_PD_PCIE>;
    clocks = <&cru PCLK_PHP_ROOT>,
      <&cru ACLK_PCIE_ROOT>,
      <&cru ACLK_PHP_ROOT>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_SDIO {
    reg = <RK3588_PD_SDIO>;
    clocks = <&cru HCLK_SDIO>,
      <&cru HCLK_NVM_ROOT>;
    pm_qos = <&qos_sdio>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_AUDIO {
    reg = <RK3588_PD_AUDIO>;
    clocks = <&cru HCLK_AUDIO_ROOT>,
      <&cru PCLK_AUDIO_ROOT>;
    #power-domain-cells = <0>;
   };
   power-domain@RK3588_PD_SDMMC {
    reg = <RK3588_PD_SDMMC>;
    pm_qos = <&qos_sdmmc>;
    #power-domain-cells = <0>;
   };
  };
 };

 vpu121: video-codec@fdb50000 {
  compatible = "rockchip,rk3588-vpu121", "rockchip,rk3568-vpu";
  reg = <0x0 0xfdb50000 0x0 0x800>;
  interrupts = <GIC_SPI 119 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "vdpu";
  clocks = <&cru ACLK_VPU>, <&cru HCLK_VPU>;
  clock-names = "aclk", "hclk";
  iommus = <&vpu121_mmu>;
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vpu121_mmu: iommu@fdb50800 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdb50800 0x0 0x40>;
  interrupts = <GIC_SPI 118 IRQ_TYPE_LEVEL_HIGH 0>;
  clock-names = "aclk", "iface";
  clocks = <&cru ACLK_VPU>, <&cru HCLK_VPU>;
  power-domains = <&power RK3588_PD_VDPU>;
  #iommu-cells = <0>;
 };

 rga: rga@fdb80000 {
  compatible = "rockchip,rk3588-rga", "rockchip,rk3288-rga";
  reg = <0x0 0xfdb80000 0x0 0x180>;
  interrupts = <GIC_SPI 116 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_RGA2>, <&cru HCLK_RGA2>, <&cru CLK_RGA2_CORE>;
  clock-names = "aclk", "hclk", "sclk";
  resets = <&cru SRST_RGA2_CORE>, <&cru SRST_A_RGA2>, <&cru SRST_H_RGA2>;
  reset-names = "core", "axi", "ahb";
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vepu121_0: video-codec@fdba0000 {
  compatible = "rockchip,rk3588-vepu121";
  reg = <0x0 0xfdba0000 0x0 0x800>;
  interrupts = <GIC_SPI 122 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER0>, <&cru HCLK_JPEG_ENCODER0>;
  clock-names = "aclk", "hclk";
  iommus = <&vepu121_0_mmu>;
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vepu121_0_mmu: iommu@fdba0800 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdba0800 0x0 0x40>;
  interrupts = <GIC_SPI 121 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER0>, <&cru HCLK_JPEG_ENCODER0>;
  clock-names = "aclk", "iface";
  power-domains = <&power RK3588_PD_VDPU>;
  #iommu-cells = <0>;
 };

 vepu121_1: video-codec@fdba4000 {
  compatible = "rockchip,rk3588-vepu121";
  reg = <0x0 0xfdba4000 0x0 0x800>;
  interrupts = <GIC_SPI 124 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER1>, <&cru HCLK_JPEG_ENCODER1>;
  clock-names = "aclk", "hclk";
  iommus = <&vepu121_1_mmu>;
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vepu121_1_mmu: iommu@fdba4800 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdba4800 0x0 0x40>;
  interrupts = <GIC_SPI 123 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER1>, <&cru HCLK_JPEG_ENCODER1>;
  clock-names = "aclk", "iface";
  power-domains = <&power RK3588_PD_VDPU>;
  #iommu-cells = <0>;
 };

 vepu121_2: video-codec@fdba8000 {
  compatible = "rockchip,rk3588-vepu121";
  reg = <0x0 0xfdba8000 0x0 0x800>;
  interrupts = <GIC_SPI 126 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER2>, <&cru HCLK_JPEG_ENCODER2>;
  clock-names = "aclk", "hclk";
  iommus = <&vepu121_2_mmu>;
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vepu121_2_mmu: iommu@fdba8800 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdba8800 0x0 0x40>;
  interrupts = <GIC_SPI 125 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER2>, <&cru HCLK_JPEG_ENCODER2>;
  clock-names = "aclk", "iface";
  power-domains = <&power RK3588_PD_VDPU>;
  #iommu-cells = <0>;
 };

 vepu121_3: video-codec@fdbac000 {
  compatible = "rockchip,rk3588-vepu121";
  reg = <0x0 0xfdbac000 0x0 0x800>;
  interrupts = <GIC_SPI 128 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER3>, <&cru HCLK_JPEG_ENCODER3>;
  clock-names = "aclk", "hclk";
  iommus = <&vepu121_3_mmu>;
  power-domains = <&power RK3588_PD_VDPU>;
 };

 vepu121_3_mmu: iommu@fdbac800 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdbac800 0x0 0x40>;
  interrupts = <GIC_SPI 127 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_JPEG_ENCODER3>, <&cru HCLK_JPEG_ENCODER3>;
  clock-names = "aclk", "iface";
  power-domains = <&power RK3588_PD_VDPU>;
  #iommu-cells = <0>;
 };

 av1d: video-codec@fdc70000 {
  compatible = "rockchip,rk3588-av1-vpu";
  reg = <0x0 0xfdc70000 0x0 0x800>;
  interrupts = <GIC_SPI 108 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "vdpu";
  assigned-clocks = <&cru ACLK_AV1>, <&cru PCLK_AV1>;
  assigned-clock-rates = <400000000>, <400000000>;
  clocks = <&cru ACLK_AV1>, <&cru PCLK_AV1>;
  clock-names = "aclk", "hclk";
  power-domains = <&power RK3588_PD_AV1>;
  resets = <&cru SRST_A_AV1>, <&cru SRST_P_AV1>, <&cru SRST_A_AV1_BIU>, <&cru SRST_P_AV1_BIU>;
 };

 vop: vop@fdd90000 {
  compatible = "rockchip,rk3588-vop";
  reg = <0x0 0xfdd90000 0x0 0x4200>, <0x0 0xfdd95000 0x0 0x1000>;
  reg-names = "vop", "gamma-lut";
  interrupts = <GIC_SPI 156 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_VOP>,
    <&cru HCLK_VOP>,
    <&cru DCLK_VOP0>,
    <&cru DCLK_VOP1>,
    <&cru DCLK_VOP2>,
    <&cru DCLK_VOP3>,
    <&cru PCLK_VOP_ROOT>,
    <&hdptxphy0>;
  clock-names = "aclk",
         "hclk",
         "dclk_vp0",
         "dclk_vp1",
         "dclk_vp2",
         "dclk_vp3",
         "pclk_vop",
         "pll_hdmiphy0";
  iommus = <&vop_mmu>;
  power-domains = <&power RK3588_PD_VOP>;
  rockchip,grf = <&sys_grf>;
  rockchip,vop-grf = <&vop_grf>;
  rockchip,vo1-grf = <&vo1_grf>;
  rockchip,pmu = <&pmu>;
  status = "disabled";

  vop_out: ports {
   #address-cells = <1>;
   #size-cells = <0>;

   vp0: port@0 {
    #address-cells = <1>;
    #size-cells = <0>;
    reg = <0>;
   };

   vp1: port@1 {
    #address-cells = <1>;
    #size-cells = <0>;
    reg = <1>;
   };

   vp2: port@2 {
    #address-cells = <1>;
    #size-cells = <0>;
    reg = <2>;
   };

   vp3: port@3 {
    #address-cells = <1>;
    #size-cells = <0>;
    reg = <3>;
   };
  };
 };

 vop_mmu: iommu@fdd97e00 {
  compatible = "rockchip,rk3588-iommu", "rockchip,rk3568-iommu";
  reg = <0x0 0xfdd97e00 0x0 0x100>, <0x0 0xfdd97f00 0x0 0x100>;
  interrupts = <GIC_SPI 156 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_VOP>, <&cru HCLK_VOP>;
  clock-names = "aclk", "iface";
  #iommu-cells = <0>;
  power-domains = <&power RK3588_PD_VOP>;
  status = "disabled";
 };

 spdif_tx2: spdif-tx@fddb0000 {
  compatible = "rockchip,rk3588-spdif", "rockchip,rk3568-spdif";
  reg = <0x0 0xfddb0000 0x0 0x1000>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  assigned-clocks = <&cru CLK_SPDIF2_DP0_SRC>;
  clock-names = "mclk", "hclk";
  clocks = <&cru MCLK_SPDIF2>, <&cru HCLK_SPDIF2_DP0>;
  dma-names = "tx";
  dmas = <&dmac1 6>;
  interrupts = <GIC_SPI 195 IRQ_TYPE_LEVEL_HIGH 0>;
  power-domains = <&power RK3588_PD_VO0>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s4_8ch: i2s@fddc0000 {
  compatible = "rockchip,rk3588-i2s-tdm";
  reg = <0x0 0xfddc0000 0x0 0x1000>;
  interrupts = <GIC_SPI 184 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S4_8CH_TX>, <&cru MCLK_I2S4_8CH_TX>, <&cru HCLK_I2S4_8CH>;
  clock-names = "mclk_tx", "mclk_rx", "hclk";
  assigned-clocks = <&cru CLK_I2S4_8CH_TX_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  dmas = <&dmac2 0>;
  dma-names = "tx";
  power-domains = <&power RK3588_PD_VO0>;
  resets = <&cru SRST_M_I2S4_8CH_TX>;
  reset-names = "tx-m";
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 spdif_tx3: spdif-tx@fdde0000 {
  compatible = "rockchip,rk3588-spdif", "rockchip,rk3568-spdif";
  reg = <0x0 0xfdde0000 0x0 0x1000>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  assigned-clocks = <&cru CLK_SPDIF3_SRC>;
  clock-names = "mclk", "hclk";
  clocks = <&cru MCLK_SPDIF3>, <&cru HCLK_SPDIF3>;
  dma-names = "tx";
  dmas = <&dmac1 7>;
  interrupts = <GIC_SPI 196 IRQ_TYPE_LEVEL_HIGH 0>;
  power-domains = <&power RK3588_PD_VO1>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s5_8ch: i2s@fddf0000 {
  compatible = "rockchip,rk3588-i2s-tdm";
  reg = <0x0 0xfddf0000 0x0 0x1000>;
  interrupts = <GIC_SPI 185 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S5_8CH_TX>, <&cru MCLK_I2S5_8CH_TX>, <&cru HCLK_I2S5_8CH>;
  clock-names = "mclk_tx", "mclk_rx", "hclk";
  assigned-clocks = <&cru CLK_I2S5_8CH_TX_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  dmas = <&dmac2 2>;
  dma-names = "tx";
  power-domains = <&power RK3588_PD_VO1>;
  resets = <&cru SRST_M_I2S5_8CH_TX>;
  reset-names = "tx-m";
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s9_8ch: i2s@fddfc000 {
  compatible = "rockchip,rk3588-i2s-tdm";
  reg = <0x0 0xfddfc000 0x0 0x1000>;
  interrupts = <GIC_SPI 189 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S9_8CH_RX>, <&cru MCLK_I2S9_8CH_RX>, <&cru HCLK_I2S9_8CH>;
  clock-names = "mclk_tx", "mclk_rx", "hclk";
  assigned-clocks = <&cru CLK_I2S9_8CH_RX_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  dmas = <&dmac2 23>;
  dma-names = "rx";
  power-domains = <&power RK3588_PD_VO1>;
  resets = <&cru SRST_M_I2S9_8CH_RX>;
  reset-names = "rx-m";
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 dsi0: dsi@fde20000 {
  compatible = "rockchip,rk3588-mipi-dsi2";
  reg = <0x0 0xfde20000 0x0 0x10000>;
  interrupts = <GIC_SPI 167 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru PCLK_DSIHOST0>, <&cru CLK_DSIHOST0>;
  clock-names = "pclk", "sys";
  resets = <&cru SRST_P_DSIHOST0>;
  reset-names = "apb";
  power-domains = <&power RK3588_PD_VOP>;
  phys = <&mipidcphy0 PHY_TYPE_DPHY>;
  phy-names = "dcphy";
  rockchip,grf = <&vop_grf>;
  status = "disabled";

  ports {
   #address-cells = <1>;
   #size-cells = <0>;

   dsi0_in: port@0 {
    reg = <0>;
   };

   dsi0_out: port@1 {
    reg = <1>;
   };
  };
 };

 dsi1: dsi@fde30000 {
  compatible = "rockchip,rk3588-mipi-dsi2";
  reg = <0x0 0xfde30000 0x0 0x10000>;
  interrupts = <GIC_SPI 168 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru PCLK_DSIHOST1>, <&cru CLK_DSIHOST1>;
  clock-names = "pclk", "sys";
  resets = <&cru SRST_P_DSIHOST1>;
  reset-names = "apb";
  power-domains = <&power RK3588_PD_VOP>;
  phys = <&mipidcphy1 PHY_TYPE_DPHY>;
  phy-names = "dcphy";
  rockchip,grf = <&vop_grf>;
  status = "disabled";

  ports {
   #address-cells = <1>;
   #size-cells = <0>;

   dsi1_in: port@0 {
    reg = <0>;
   };

   dsi1_out: port@1 {
    reg = <1>;
   };
  };
 };

 hdmi0: hdmi@fde80000 {
  compatible = "rockchip,rk3588-dw-hdmi-qp";
  reg = <0x0 0xfde80000 0x0 0x20000>;
  clocks = <&cru PCLK_HDMITX0>,
    <&cru CLK_HDMITX0_EARC>,
    <&cru CLK_HDMITX0_REF>,
    <&cru MCLK_I2S5_8CH_TX>,
    <&cru CLK_HDMIHDP0>,
    <&cru HCLK_VO1>;
  clock-names = "pclk", "earc", "ref", "aud", "hdp", "hclk_vo1";
  interrupts = <GIC_SPI 169 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 170 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 171 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 172 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 360 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "avp", "cec", "earc", "main", "hpd";
  phys = <&hdptxphy0>;
  pinctrl-names = "default";
  pinctrl-0 = <&hdmim0_tx0_cec &hdmim0_tx0_hpd
        &hdmim0_tx0_scl &hdmim0_tx0_sda>;
  power-domains = <&power RK3588_PD_VO1>;
  resets = <&cru SRST_HDMITX0_REF>, <&cru SRST_HDMIHDP0>;
  reset-names = "ref", "hdp";
  rockchip,grf = <&sys_grf>;
  rockchip,vo-grf = <&vo1_grf>;
  #sound-dai-cells = <0>;
  status = "disabled";

  ports {
   #address-cells = <1>;
   #size-cells = <0>;

   hdmi0_in: port@0 {
    reg = <0>;
   };

   hdmi0_out: port@1 {
    reg = <1>;
   };
  };
 };

 edp0: edp@fdec0000 {
  compatible = "rockchip,rk3588-edp";
  reg = <0x0 0xfdec0000 0x0 0x1000>;
  clocks = <&cru CLK_EDP0_24M>, <&cru PCLK_EDP0>;
  clock-names = "dp", "pclk";
  interrupts = <GIC_SPI 163 IRQ_TYPE_LEVEL_HIGH 0>;
  phys = <&hdptxphy0>;
  phy-names = "dp";
  power-domains = <&power RK3588_PD_VO1>;
  resets = <&cru SRST_EDP0_24M>, <&cru SRST_P_EDP0>;
  reset-names = "dp", "apb";
  rockchip,grf = <&vo1_grf>;
  status = "disabled";

  ports {
   #address-cells = <1>;
   #size-cells = <0>;

   edp0_in: port@0 {
    reg = <0>;
   };

   edp0_out: port@1 {
    reg = <1>;
   };
  };
 };

 qos_gpu_m0: qos@fdf35000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf35000 0x0 0x20>;
 };

 qos_gpu_m1: qos@fdf35200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf35200 0x0 0x20>;
 };

 qos_gpu_m2: qos@fdf35400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf35400 0x0 0x20>;
 };

 qos_gpu_m3: qos@fdf35600 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf35600 0x0 0x20>;
 };

 qos_rga3_1: qos@fdf36000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf36000 0x0 0x20>;
 };

 qos_sdio: qos@fdf39000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf39000 0x0 0x20>;
 };

 qos_sdmmc: qos@fdf3d800 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf3d800 0x0 0x20>;
 };

 qos_usb3_1: qos@fdf3e000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf3e000 0x0 0x20>;
 };

 qos_usb3_0: qos@fdf3e200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf3e200 0x0 0x20>;
 };

 qos_usb2host_0: qos@fdf3e400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf3e400 0x0 0x20>;
 };

 qos_usb2host_1: qos@fdf3e600 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf3e600 0x0 0x20>;
 };

 qos_fisheye0: qos@fdf40000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40000 0x0 0x20>;
 };

 qos_fisheye1: qos@fdf40200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40200 0x0 0x20>;
 };

 qos_isp0_mro: qos@fdf40400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40400 0x0 0x20>;
 };

 qos_isp0_mwo: qos@fdf40500 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40500 0x0 0x20>;
 };

 qos_vicap_m0: qos@fdf40600 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40600 0x0 0x20>;
 };

 qos_vicap_m1: qos@fdf40800 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf40800 0x0 0x20>;
 };

 qos_isp1_mwo: qos@fdf41000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf41000 0x0 0x20>;
 };

 qos_isp1_mro: qos@fdf41100 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf41100 0x0 0x20>;
 };

 qos_rkvenc0_m0ro: qos@fdf60000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf60000 0x0 0x20>;
 };

 qos_rkvenc0_m1ro: qos@fdf60200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf60200 0x0 0x20>;
 };

 qos_rkvenc0_m2wo: qos@fdf60400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf60400 0x0 0x20>;
 };

 qos_rkvenc1_m0ro: qos@fdf61000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf61000 0x0 0x20>;
 };

 qos_rkvenc1_m1ro: qos@fdf61200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf61200 0x0 0x20>;
 };

 qos_rkvenc1_m2wo: qos@fdf61400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf61400 0x0 0x20>;
 };

 qos_rkvdec0: qos@fdf62000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf62000 0x0 0x20>;
 };

 qos_rkvdec1: qos@fdf63000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf63000 0x0 0x20>;
 };

 qos_av1: qos@fdf64000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf64000 0x0 0x20>;
 };

 qos_iep: qos@fdf66000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66000 0x0 0x20>;
 };

 qos_jpeg_dec: qos@fdf66200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66200 0x0 0x20>;
 };

 qos_jpeg_enc0: qos@fdf66400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66400 0x0 0x20>;
 };

 qos_jpeg_enc1: qos@fdf66600 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66600 0x0 0x20>;
 };

 qos_jpeg_enc2: qos@fdf66800 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66800 0x0 0x20>;
 };

 qos_jpeg_enc3: qos@fdf66a00 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66a00 0x0 0x20>;
 };

 qos_rga2_mro: qos@fdf66c00 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66c00 0x0 0x20>;
 };

 qos_rga2_mwo: qos@fdf66e00 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf66e00 0x0 0x20>;
 };

 qos_rga3_0: qos@fdf67000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf67000 0x0 0x20>;
 };

 qos_vdpu: qos@fdf67200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf67200 0x0 0x20>;
 };

 qos_npu1: qos@fdf70000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf70000 0x0 0x20>;
 };

 qos_npu2: qos@fdf71000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf71000 0x0 0x20>;
 };

 qos_npu0_mwr: qos@fdf72000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf72000 0x0 0x20>;
 };

 qos_npu0_mro: qos@fdf72200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf72200 0x0 0x20>;
 };

 qos_mcu_npu: qos@fdf72400 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf72400 0x0 0x20>;
 };

 qos_hdcp0: qos@fdf80000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf80000 0x0 0x20>;
 };

 qos_hdcp1: qos@fdf81000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf81000 0x0 0x20>;
 };

 qos_hdmirx: qos@fdf81200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf81200 0x0 0x20>;
 };

 qos_vop_m0: qos@fdf82000 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf82000 0x0 0x20>;
 };

 qos_vop_m1: qos@fdf82200 {
  compatible = "rockchip,rk3588-qos", "syscon";
  reg = <0x0 0xfdf82200 0x0 0x20>;
 };

 dfi: dfi@fe060000 {
  reg = <0x00 0xfe060000 0x00 0x10000>;
  compatible = "rockchip,rk3588-dfi";
  interrupts = <GIC_SPI 28 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 38 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 48 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 58 IRQ_TYPE_LEVEL_HIGH 0>;
  rockchip,pmu = <&pmu1grf>;
 };

 pcie2x1l1: pcie@fe180000 {
  compatible = "rockchip,rk3588-pcie", "rockchip,rk3568-pcie";
  bus-range = <0x30 0x3f>;
  clocks = <&cru ACLK_PCIE_1L1_MSTR>, <&cru ACLK_PCIE_1L1_SLV>,
    <&cru ACLK_PCIE_1L1_DBI>, <&cru PCLK_PCIE_1L1>,
    <&cru CLK_PCIE_AUX3>, <&cru CLK_PCIE1L1_PIPE>;
  clock-names = "aclk_mst", "aclk_slv",
         "aclk_dbi", "pclk",
         "aux", "pipe";
  device_type = "pci";
  interrupts = <GIC_SPI 248 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 247 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 246 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 245 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 244 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "sys", "pmc", "msg", "legacy", "err";
  #interrupt-cells = <1>;
  interrupt-map-mask = <0 0 0 7>;
  interrupt-map = <0 0 0 1 &pcie2x1l1_intc 0>,
    <0 0 0 2 &pcie2x1l1_intc 1>,
    <0 0 0 3 &pcie2x1l1_intc 2>,
    <0 0 0 4 &pcie2x1l1_intc 3>;
  linux,pci-domain = <3>;
  max-link-speed = <2>;
  msi-map = <0x3000 &its0 0x3000 0x1000>;
  iommu-map = <0x3000 &mmu600_pcie 0x3000 0x1000>;
  num-lanes = <1>;
  phys = <&combphy2_psu PHY_TYPE_PCIE>;
  phy-names = "pcie-phy";
  power-domains = <&power RK3588_PD_PCIE>;
  ranges = <0x01000000 0x0 0xf3100000 0x0 0xf3100000 0x0 0x00100000>,
    <0x02000000 0x0 0xf3200000 0x0 0xf3200000 0x0 0x00e00000>,
    <0x03000000 0x0 0x40000000 0x9 0xc0000000 0x0 0x40000000>;
  reg = <0xa 0x40c00000 0x0 0x00400000>,
        <0x0 0xfe180000 0x0 0x00010000>,
        <0x0 0xf3000000 0x0 0x00100000>;
  reg-names = "dbi", "apb", "config";
  resets = <&cru SRST_PCIE3_POWER_UP>, <&cru SRST_P_PCIE3>;
  reset-names = "pwr", "pipe";
  #address-cells = <3>;
  #size-cells = <2>;
  status = "disabled";

  pcie2x1l1_intc: legacy-interrupt-controller {
   interrupt-controller;
   #address-cells = <0>;
   #interrupt-cells = <1>;
   interrupt-parent = <&gic>;
   interrupts = <GIC_SPI 245 IRQ_TYPE_EDGE_RISING 0>;
  };
 };

 pcie2x1l2: pcie@fe190000 {
  compatible = "rockchip,rk3588-pcie", "rockchip,rk3568-pcie";
  bus-range = <0x40 0x4f>;
  clocks = <&cru ACLK_PCIE_1L2_MSTR>, <&cru ACLK_PCIE_1L2_SLV>,
    <&cru ACLK_PCIE_1L2_DBI>, <&cru PCLK_PCIE_1L2>,
    <&cru CLK_PCIE_AUX4>, <&cru CLK_PCIE1L2_PIPE>;
  clock-names = "aclk_mst", "aclk_slv",
         "aclk_dbi", "pclk",
         "aux", "pipe";
  device_type = "pci";
  interrupts = <GIC_SPI 253 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 252 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 251 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 250 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 249 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "sys", "pmc", "msg", "legacy", "err";
  #interrupt-cells = <1>;
  interrupt-map-mask = <0 0 0 7>;
  interrupt-map = <0 0 0 1 &pcie2x1l2_intc 0>,
    <0 0 0 2 &pcie2x1l2_intc 1>,
    <0 0 0 3 &pcie2x1l2_intc 2>,
    <0 0 0 4 &pcie2x1l2_intc 3>;
  linux,pci-domain = <4>;
  max-link-speed = <2>;
  msi-map = <0x4000 &its0 0x4000 0x1000>;
  iommu-map = <0x4000 &mmu600_pcie 0x4000 0x1000>;
  num-lanes = <1>;
  phys = <&combphy0_ps PHY_TYPE_PCIE>;
  phy-names = "pcie-phy";
  power-domains = <&power RK3588_PD_PCIE>;
  ranges = <0x01000000 0x0 0xf4100000 0x0 0xf4100000 0x0 0x00100000>,
    <0x02000000 0x0 0xf4200000 0x0 0xf4200000 0x0 0x00e00000>,
    <0x03000000 0x0 0x40000000 0xa 0x00000000 0x0 0x40000000>;
  reg = <0xa 0x41000000 0x0 0x00400000>,
        <0x0 0xfe190000 0x0 0x00010000>,
        <0x0 0xf4000000 0x0 0x00100000>;
  reg-names = "dbi", "apb", "config";
  resets = <&cru SRST_PCIE4_POWER_UP>, <&cru SRST_P_PCIE4>;
  reset-names = "pwr", "pipe";
  #address-cells = <3>;
  #size-cells = <2>;
  status = "disabled";

  pcie2x1l2_intc: legacy-interrupt-controller {
   interrupt-controller;
   #address-cells = <0>;
   #interrupt-cells = <1>;
   interrupt-parent = <&gic>;
   interrupts = <GIC_SPI 250 IRQ_TYPE_EDGE_RISING 0>;
  };
 };

 gmac1: ethernet@fe1c0000 {
  compatible = "rockchip,rk3588-gmac", "snps,dwmac-4.20a";
  reg = <0x0 0xfe1c0000 0x0 0x10000>;
  interrupts = <GIC_SPI 234 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 233 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-names = "macirq", "eth_wake_irq";
  clocks = <&cru CLK_GMAC_125M>, <&cru CLK_GMAC_50M>,
    <&cru PCLK_GMAC1>, <&cru ACLK_GMAC1>,
    <&cru CLK_GMAC1_PTP_REF>;
  clock-names = "stmmaceth", "clk_mac_ref",
         "pclk_mac", "aclk_mac",
         "ptp_ref";
  power-domains = <&power RK3588_PD_GMAC>;
  resets = <&cru SRST_A_GMAC1>;
  reset-names = "stmmaceth";
  rockchip,grf = <&sys_grf>;
  rockchip,php-grf = <&php_grf>;
  snps,axi-config = <&gmac1_stmmac_axi_setup>;
  snps,mixed-burst;
  snps,mtl-rx-config = <&gmac1_mtl_rx_setup>;
  snps,mtl-tx-config = <&gmac1_mtl_tx_setup>;
  snps,tso;
  status = "disabled";

  mdio1: mdio {
   compatible = "snps,dwmac-mdio";
   #address-cells = <0x1>;
   #size-cells = <0x0>;
  };

  gmac1_stmmac_axi_setup: stmmac-axi-config {
   snps,blen = <0 0 0 0 16 8 4>;
   snps,wr_osr_lmt = <4>;
   snps,rd_osr_lmt = <8>;
  };

  gmac1_mtl_rx_setup: rx-queues-config {
   snps,rx-queues-to-use = <2>;
   queue0 {};
   queue1 {};
  };

  gmac1_mtl_tx_setup: tx-queues-config {
   snps,tx-queues-to-use = <2>;
   queue0 {};
   queue1 {};
  };
 };

 sata0: sata@fe210000 {
  compatible = "rockchip,rk3588-dwc-ahci", "snps,dwc-ahci";
  reg = <0 0xfe210000 0 0x1000>;
  interrupts = <GIC_SPI 273 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_SATA0>, <&cru CLK_PMALIVE0>,
    <&cru CLK_RXOOB0>, <&cru CLK_PIPEPHY0_REF>,
    <&cru CLK_PIPEPHY0_PIPE_ASIC_G>;
  clock-names = "sata", "pmalive", "rxoob", "ref", "asic";
  ports-implemented = <0x1>;
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";

  sata-port@0 {
   reg = <0>;
   hba-port-cap = <HBA_PORT_FBSCP>;
   phys = <&combphy0_ps PHY_TYPE_SATA>;
   phy-names = "sata-phy";
   snps,rx-ts-max = <32>;
   snps,tx-ts-max = <32>;
  };
 };

 sata2: sata@fe230000 {
  compatible = "rockchip,rk3588-dwc-ahci", "snps,dwc-ahci";
  reg = <0 0xfe230000 0 0x1000>;
  interrupts = <GIC_SPI 275 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru ACLK_SATA2>, <&cru CLK_PMALIVE2>,
    <&cru CLK_RXOOB2>, <&cru CLK_PIPEPHY2_REF>,
    <&cru CLK_PIPEPHY2_PIPE_ASIC_G>;
  clock-names = "sata", "pmalive", "rxoob", "ref", "asic";
  ports-implemented = <0x1>;
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";

  sata-port@0 {
   reg = <0>;
   hba-port-cap = <HBA_PORT_FBSCP>;
   phys = <&combphy2_psu PHY_TYPE_SATA>;
   phy-names = "sata-phy";
   snps,rx-ts-max = <32>;
   snps,tx-ts-max = <32>;
  };
 };

 sfc: spi@fe2b0000 {
  compatible = "rockchip,sfc";
  reg = <0x0 0xfe2b0000 0x0 0x4000>;
  interrupts = <GIC_SPI 206 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru SCLK_SFC>, <&cru HCLK_SFC>;
  clock-names = "clk_sfc", "hclk_sfc";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 sdmmc: mmc@fe2c0000 {
  compatible = "rockchip,rk3588-dw-mshc", "rockchip,rk3288-dw-mshc";
  reg = <0x0 0xfe2c0000 0x0 0x4000>;
  interrupts = <GIC_SPI 203 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&scmi_clk SCMI_HCLK_SD>, <&scmi_clk SCMI_CCLK_SD>,
    <&cru SCLK_SDMMC_DRV>, <&cru SCLK_SDMMC_SAMPLE>;
  clock-names = "biu", "ciu", "ciu-drive", "ciu-sample";
  fifo-depth = <0x100>;
  max-frequency = <200000000>;
  pinctrl-names = "default";
  pinctrl-0 = <&sdmmc_clk &sdmmc_cmd &sdmmc_det &sdmmc_bus4>;
  power-domains = <&power RK3588_PD_SDMMC>;
  status = "disabled";
 };

 sdio: mmc@fe2d0000 {
  compatible = "rockchip,rk3588-dw-mshc", "rockchip,rk3288-dw-mshc";
  reg = <0x00 0xfe2d0000 0x00 0x4000>;
  interrupts = <GIC_SPI 204 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru HCLK_SDIO>, <&cru CCLK_SRC_SDIO>,
    <&cru SCLK_SDIO_DRV>, <&cru SCLK_SDIO_SAMPLE>;
  clock-names = "biu", "ciu", "ciu-drive", "ciu-sample";
  fifo-depth = <0x100>;
  max-frequency = <200000000>;
  pinctrl-names = "default";
  pinctrl-0 = <&sdiom1_pins>;
  power-domains = <&power RK3588_PD_SDIO>;
  status = "disabled";
 };

 sdhci: mmc@fe2e0000 {
  compatible = "rockchip,rk3588-dwcmshc";
  reg = <0x0 0xfe2e0000 0x0 0x10000>;
  interrupts = <GIC_SPI 205 IRQ_TYPE_LEVEL_HIGH 0>;
  assigned-clocks = <&cru BCLK_EMMC>, <&cru TMCLK_EMMC>, <&cru CCLK_EMMC>;
  assigned-clock-rates = <200000000>, <24000000>, <200000000>;
  clocks = <&cru CCLK_EMMC>, <&cru HCLK_EMMC>,
    <&cru ACLK_EMMC>, <&cru BCLK_EMMC>,
    <&cru TMCLK_EMMC>;
  clock-names = "core", "bus", "axi", "block", "timer";
  max-frequency = <200000000>;
  pinctrl-0 = <&emmc_rstnout>, <&emmc_bus8>, <&emmc_clk>,
       <&emmc_cmd>, <&emmc_data_strobe>;
  pinctrl-names = "default";
  resets = <&cru SRST_C_EMMC>, <&cru SRST_H_EMMC>,
    <&cru SRST_A_EMMC>, <&cru SRST_B_EMMC>,
    <&cru SRST_T_EMMC>;
  reset-names = "core", "bus", "axi", "block", "timer";
  status = "disabled";
 };

 rng@fe378000 {
  compatible = "rockchip,rk3588-rng";
  reg = <0x0 0xfe378000 0x0 0x200>;
  interrupts = <GIC_SPI 400 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&scmi_clk SCMI_HCLK_SECURE_NS>;
  resets = <&scmi_reset SCMI_SRST_H_TRNG_NS>;
 };

 i2s0_8ch: i2s@fe470000 {
  compatible = "rockchip,rk3588-i2s-tdm";
  reg = <0x0 0xfe470000 0x0 0x1000>;
  interrupts = <GIC_SPI 180 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S0_8CH_TX>, <&cru MCLK_I2S0_8CH_RX>, <&cru HCLK_I2S0_8CH>;
  clock-names = "mclk_tx", "mclk_rx", "hclk";
  assigned-clocks = <&cru CLK_I2S0_8CH_TX_SRC>, <&cru CLK_I2S0_8CH_RX_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>, <&cru PLL_AUPLL>;
  dmas = <&dmac0 0>, <&dmac0 1>;
  dma-names = "tx", "rx";
  power-domains = <&power RK3588_PD_AUDIO>;
  resets = <&cru SRST_M_I2S0_8CH_TX>, <&cru SRST_M_I2S0_8CH_RX>;
  reset-names = "tx-m", "rx-m";
  rockchip,trcm-sync-tx-only;
  pinctrl-names = "default";
  pinctrl-0 = <&i2s0_lrck
        &i2s0_sclk
        &i2s0_sdi0
        &i2s0_sdi1
        &i2s0_sdi2
        &i2s0_sdi3
        &i2s0_sdo0
        &i2s0_sdo1
        &i2s0_sdo2
        &i2s0_sdo3>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s1_8ch: i2s@fe480000 {
  compatible = "rockchip,rk3588-i2s-tdm";
  reg = <0x0 0xfe480000 0x0 0x1000>;
  interrupts = <GIC_SPI 181 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S1_8CH_TX>, <&cru MCLK_I2S1_8CH_RX>, <&cru HCLK_I2S1_8CH>;
  clock-names = "mclk_tx", "mclk_rx", "hclk";
  dmas = <&dmac0 2>, <&dmac0 3>;
  dma-names = "tx", "rx";
  resets = <&cru SRST_M_I2S1_8CH_TX>, <&cru SRST_M_I2S1_8CH_RX>;
  reset-names = "tx-m", "rx-m";
  rockchip,trcm-sync-tx-only;
  pinctrl-names = "default";
  pinctrl-0 = <&i2s1m0_lrck
        &i2s1m0_sclk
        &i2s1m0_sdi0
        &i2s1m0_sdi1
        &i2s1m0_sdi2
        &i2s1m0_sdi3
        &i2s1m0_sdo0
        &i2s1m0_sdo1
        &i2s1m0_sdo2
        &i2s1m0_sdo3>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s2_2ch: i2s@fe490000 {
  compatible = "rockchip,rk3588-i2s", "rockchip,rk3066-i2s";
  reg = <0x0 0xfe490000 0x0 0x1000>;
  interrupts = <GIC_SPI 182 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S2_2CH>, <&cru HCLK_I2S2_2CH>;
  clock-names = "i2s_clk", "i2s_hclk";
  assigned-clocks = <&cru CLK_I2S2_2CH_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  dmas = <&dmac1 0>, <&dmac1 1>;
  dma-names = "tx", "rx";
  power-domains = <&power RK3588_PD_AUDIO>;
  pinctrl-names = "default";
  pinctrl-0 = <&i2s2m1_lrck
        &i2s2m1_sclk
        &i2s2m1_sdi
        &i2s2m1_sdo>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 i2s3_2ch: i2s@fe4a0000 {
  compatible = "rockchip,rk3588-i2s", "rockchip,rk3066-i2s";
  reg = <0x0 0xfe4a0000 0x0 0x1000>;
  interrupts = <GIC_SPI 183 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru MCLK_I2S3_2CH>, <&cru HCLK_I2S3_2CH>;
  clock-names = "i2s_clk", "i2s_hclk";
  assigned-clocks = <&cru CLK_I2S3_2CH_SRC>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  dmas = <&dmac1 2>, <&dmac1 3>;
  dma-names = "tx", "rx";
  power-domains = <&power RK3588_PD_AUDIO>;
  pinctrl-names = "default";
  pinctrl-0 = <&i2s3_lrck
        &i2s3_sclk
        &i2s3_sdi
        &i2s3_sdo>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 spdif_tx0: spdif-tx@fe4e0000 {
  compatible = "rockchip,rk3588-spdif", "rockchip,rk3568-spdif";
  reg = <0x0 0xfe4e0000 0x0 0x1000>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  assigned-clocks = <&cru CLK_SPDIF0_SRC>;
  clock-names = "mclk", "hclk";
  clocks = <&cru MCLK_SPDIF0>, <&cru HCLK_SPDIF0>;
  dma-names = "tx";
  dmas = <&dmac0 5>;
  interrupts = <GIC_SPI 193 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&spdif0m0_tx>;
  pinctrl-names = "default";
  power-domains = <&power RK3588_PD_AUDIO>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 spdif_tx1: spdif-tx@fe4f0000 {
  compatible = "rockchip,rk3588-spdif", "rockchip,rk3568-spdif";
  reg = <0x0 0xfe4f0000 0x0 0x1000>;
  assigned-clock-parents = <&cru PLL_AUPLL>;
  assigned-clocks = <&cru CLK_SPDIF1_SRC>;
  clock-names = "mclk", "hclk";
  clocks = <&cru MCLK_SPDIF1>, <&cru HCLK_SPDIF1>;
  dma-names = "tx";
  dmas = <&dmac1 5>;
  interrupts = <GIC_SPI 194 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&spdif1m0_tx>;
  pinctrl-names = "default";
  power-domains = <&power RK3588_PD_AUDIO>;
  #sound-dai-cells = <0>;
  status = "disabled";
 };

 gic: interrupt-controller@fe600000 {
  compatible = "arm,gic-v3";
  reg = <0x0 0xfe600000 0 0x10000>, /* GICD */
        <0x0 0xfe680000 0 0x100000>; /* GICR */
  interrupts = <GIC_PPI 9 IRQ_TYPE_LEVEL_HIGH 0>;
  interrupt-controller;
  dma-noncoherent;
  mbi-alias = <0x0 0xfe610000>;
  mbi-ranges = <424 56>;
  msi-controller;
  ranges;
  #address-cells = <2>;
  #interrupt-cells = <4>;
  #size-cells = <2>;

  its0: msi-controller@fe640000 {
   compatible = "arm,gic-v3-its";
   reg = <0x0 0xfe640000 0x0 0x20000>;
   dma-noncoherent;
   msi-controller;
   #msi-cells = <1>;
  };

  its1: msi-controller@fe660000 {
   compatible = "arm,gic-v3-its";
   reg = <0x0 0xfe660000 0x0 0x20000>;
   dma-noncoherent;
   msi-controller;
   #msi-cells = <1>;
  };

  ppi-partitions {
   ppi_partition0: interrupt-partition-0 {
    affinity = <&cpu_l0 &cpu_l1 &cpu_l2 &cpu_l3>;
   };

   ppi_partition1: interrupt-partition-1 {
    affinity = <&cpu_b0 &cpu_b1 &cpu_b2 &cpu_b3>;
   };
  };
 };

 dmac0: dma-controller@fea10000 {
  compatible = "arm,pl330", "arm,primecell";
  reg = <0x0 0xfea10000 0x0 0x4000>;
  interrupts = <GIC_SPI 86 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 87 IRQ_TYPE_LEVEL_HIGH 0>;
  arm,pl330-periph-burst;
  clocks = <&cru ACLK_DMAC0>;
  clock-names = "apb_pclk";
  #dma-cells = <1>;
 };

 dmac1: dma-controller@fea30000 {
  compatible = "arm,pl330", "arm,primecell";
  reg = <0x0 0xfea30000 0x0 0x4000>;
  interrupts = <GIC_SPI 88 IRQ_TYPE_LEVEL_HIGH 0>,
        <GIC_SPI 89 IRQ_TYPE_LEVEL_HIGH 0>;
  arm,pl330-periph-burst;
  clocks = <&cru ACLK_DMAC1>;
  clock-names = "apb_pclk";
  #dma-cells = <1>;
 };

 i2c1: i2c@fea90000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfea90000 0x0 0x1000>;
  clocks = <&cru CLK_I2C1>, <&cru PCLK_I2C1>;
  clock-names = "i2c", "pclk";
  interrupts = <GIC_SPI 318 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&i2c1m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 i2c2: i2c@feaa0000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfeaa0000 0x0 0x1000>;
  clocks = <&cru CLK_I2C2>, <&cru PCLK_I2C2>;
  clock-names = "i2c", "pclk";
  interrupts = <GIC_SPI 319 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&i2c2m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 i2c3: i2c@feab0000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfeab0000 0x0 0x1000>;
  clocks = <&cru CLK_I2C3>, <&cru PCLK_I2C3>;
  clock-names = "i2c", "pclk";
  interrupts = <GIC_SPI 320 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&i2c3m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 i2c4: i2c@feac0000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfeac0000 0x0 0x1000>;
  clocks = <&cru CLK_I2C4>, <&cru PCLK_I2C4>;
  clock-names = "i2c", "pclk";
  interrupts = <GIC_SPI 321 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&i2c4m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 i2c5: i2c@fead0000 {
  compatible = "rockchip,rk3588-i2c", "rockchip,rk3399-i2c";
  reg = <0x0 0xfead0000 0x0 0x1000>;
  clocks = <&cru CLK_I2C5>, <&cru PCLK_I2C5>;
  clock-names = "i2c", "pclk";
  interrupts = <GIC_SPI 322 IRQ_TYPE_LEVEL_HIGH 0>;
  pinctrl-0 = <&i2c5m0_xfer>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 timer0: timer@feae0000 {
  compatible = "rockchip,rk3588-timer", "rockchip,rk3288-timer";
  reg = <0x0 0xfeae0000 0x0 0x20>;
  interrupts = <GIC_SPI 289 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru PCLK_BUSTIMER0>, <&cru CLK_BUSTIMER0>;
  clock-names = "pclk", "timer";
 };

 wdt: watchdog@feaf0000 {
  compatible = "rockchip,rk3588-wdt", "snps,dw-wdt";
  reg = <0x0 0xfeaf0000 0x0 0x100>;
  clocks = <&cru TCLK_WDT0>, <&cru PCLK_WDT0>;
  clock-names = "tclk", "pclk";
  interrupts = <GIC_SPI 315 IRQ_TYPE_LEVEL_HIGH 0>;
 };

 spi0: spi@feb00000 {
  compatible = "rockchip,rk3588-spi", "rockchip,rk3066-spi";
  reg = <0x0 0xfeb00000 0x0 0x1000>;
  interrupts = <GIC_SPI 326 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru CLK_SPI0>, <&cru PCLK_SPI0>;
  clock-names = "spiclk", "apb_pclk";
  dmas = <&dmac0 14>, <&dmac0 15>;
  dma-names = "tx", "rx";
  num-cs = <2>;
  pinctrl-0 = <&spi0m0_cs0 &spi0m0_cs1 &spi0m0_pins>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 spi1: spi@feb10000 {
  compatible = "rockchip,rk3588-spi", "rockchip,rk3066-spi";
  reg = <0x0 0xfeb10000 0x0 0x1000>;
  interrupts = <GIC_SPI 327 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru CLK_SPI1>, <&cru PCLK_SPI1>;
  clock-names = "spiclk", "apb_pclk";
  dmas = <&dmac0 16>, <&dmac0 17>;
  dma-names = "tx", "rx";
  num-cs = <2>;
  pinctrl-0 = <&spi1m1_cs0 &spi1m1_cs1 &spi1m1_pins>;
  pinctrl-names = "default";
  #address-cells = <1>;
  #size-cells = <0>;
  status = "disabled";
 };

 spi2: spi@feb20000 {
  compatible = "rockchip,rk3588-spi", "rockchip,rk3066-spi";
  reg = <0x0 0xfeb20000 0x0 0x1000>;
  interrupts = <GIC_SPI 328 IRQ_TYPE_LEVEL_HIGH 0>;
  clocks = <&cru CLK_SPI2>, <&cru PCLK_SPI2>;
  clock-names = "spiclk", "apb_pclk";
  dmas = <&dmac1 15>, <&dmac1 16>;
--> --------------------

--> maximum size reached

--> --------------------

[ Dauer der Verarbeitung: 0.12 Sekunden  (vorverarbeitet)  ]