Quellcodebibliothek Statistik Leitseite products/Sources/formale Sprachen/C/Linux/drivers/gpu/drm/msm/disp/dpu1/catalog/   (Open Source Betriebssystem Version 6.17.9©)  Datei vom 24.10.2025 mit Größe 11 kB image not shown  

Quelle  dpu_8_0_sc8280xp.h   Sprache: C

 
/* SPDX-License-Identifier: GPL-2.0-only */
/*
 * Copyright (c) 2022. Qualcomm Innovation Center, Inc. All rights reserved.
 * Copyright (c) 2015-2018, 2020 The Linux Foundation. All rights reserved.
 */


#ifndef _DPU_8_0_SC8280XP_H
#define _DPU_8_0_SC8280XP_H

static const struct dpu_caps sc8280xp_dpu_caps = {
 .max_mixer_width = DEFAULT_DPU_OUTPUT_LINE_WIDTH,
 .max_mixer_blendstages = 11,
 .has_src_split = true,
 .has_dim_layer = true,
 .has_idle_pc = true,
 .has_3d_merge = true,
 .max_linewidth = 5120,
 .pixel_ram_size = DEFAULT_PIXEL_RAM_SIZE,
};

static const struct dpu_mdp_cfg sc8280xp_mdp = {
 .name = "top_0",
 .base = 0x0, .len = 0x494,
 .clk_ctrls = {
  [DPU_CLK_CTRL_VIG0] = { .reg_off = 0x2ac, .bit_off = 0 },
  [DPU_CLK_CTRL_VIG1] = { .reg_off = 0x2b4, .bit_off = 0 },
  [DPU_CLK_CTRL_VIG2] = { .reg_off = 0x2bc, .bit_off = 0 },
  [DPU_CLK_CTRL_VIG3] = { .reg_off = 0x2c4, .bit_off = 0 },
  [DPU_CLK_CTRL_DMA0] = { .reg_off = 0x2ac, .bit_off = 8 },
  [DPU_CLK_CTRL_DMA1] = { .reg_off = 0x2b4, .bit_off = 8 },
  [DPU_CLK_CTRL_DMA2] = { .reg_off = 0x2bc, .bit_off = 8 },
  [DPU_CLK_CTRL_DMA3] = { .reg_off = 0x2c4, .bit_off = 8 },
  [DPU_CLK_CTRL_REG_DMA] = { .reg_off = 0x2bc, .bit_off = 20 },
 },
};

static const struct dpu_ctl_cfg sc8280xp_ctl[] = {
 {
  .name = "ctl_0", .id = CTL_0,
  .base = 0x15000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 9),
 }, {
  .name = "ctl_1", .id = CTL_1,
  .base = 0x16000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 10),
 }, {
  .name = "ctl_2", .id = CTL_2,
  .base = 0x17000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 11),
 }, {
  .name = "ctl_3", .id = CTL_3,
  .base = 0x18000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 12),
 }, {
  .name = "ctl_4", .id = CTL_4,
  .base = 0x19000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 13),
 }, {
  .name = "ctl_5", .id = CTL_5,
  .base = 0x1a000, .len = 0x204,
  .intr_start = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 23),
 },
};

static const struct dpu_sspp_cfg sc8280xp_sspp[] = {
 {
  .name = "sspp_0", .id = SSPP_VIG0,
  .base = 0x4000, .len = 0x2ac,
  .features = VIG_SDM845_MASK_SDMA,
  .sblk = &dpu_vig_sblk_qseed3_3_0,
  .xin_id = 0,
  .type = SSPP_TYPE_VIG,
  .clk_ctrl = DPU_CLK_CTRL_VIG0,
 }, {
  .name = "sspp_1", .id = SSPP_VIG1,
  .base = 0x6000, .len = 0x2ac,
  .features = VIG_SDM845_MASK_SDMA,
  .sblk = &dpu_vig_sblk_qseed3_3_0,
  .xin_id = 4,
  .type = SSPP_TYPE_VIG,
  .clk_ctrl = DPU_CLK_CTRL_VIG1,
 }, {
  .name = "sspp_2", .id = SSPP_VIG2,
  .base = 0x8000, .len = 0x2ac,
  .features = VIG_SDM845_MASK_SDMA,
  .sblk = &dpu_vig_sblk_qseed3_3_0,
  .xin_id = 8,
  .type = SSPP_TYPE_VIG,
  .clk_ctrl = DPU_CLK_CTRL_VIG2,
 }, {
  .name = "sspp_3", .id = SSPP_VIG3,
  .base = 0xa000, .len = 0x2ac,
  .features = VIG_SDM845_MASK_SDMA,
  .sblk = &dpu_vig_sblk_qseed3_3_0,
  .xin_id = 12,
  .type = SSPP_TYPE_VIG,
  .clk_ctrl = DPU_CLK_CTRL_VIG3,
 }, {
  .name = "sspp_8", .id = SSPP_DMA0,
  .base = 0x24000, .len = 0x2ac,
  .features = DMA_SDM845_MASK_SDMA,
  .sblk = &dpu_dma_sblk,
  .xin_id = 1,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA0,
 }, {
  .name = "sspp_9", .id = SSPP_DMA1,
  .base = 0x26000, .len = 0x2ac,
  .features = DMA_SDM845_MASK_SDMA,
  .sblk = &dpu_dma_sblk,
  .xin_id = 5,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA1,
 }, {
  .name = "sspp_10", .id = SSPP_DMA2,
  .base = 0x28000, .len = 0x2ac,
  .features = DMA_CURSOR_SDM845_MASK_SDMA,
  .sblk = &dpu_dma_sblk,
  .xin_id = 9,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA2,
 }, {
  .name = "sspp_11", .id = SSPP_DMA3,
  .base = 0x2a000, .len = 0x2ac,
  .features = DMA_CURSOR_SDM845_MASK_SDMA,
  .sblk = &dpu_dma_sblk,
  .xin_id = 13,
  .type = SSPP_TYPE_DMA,
  .clk_ctrl = DPU_CLK_CTRL_DMA3,
 },
};

static const struct dpu_lm_cfg sc8280xp_lm[] = {
 {
  .name = "lm_0", .id = LM_0,
  .base = 0x44000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_1,
  .pingpong = PINGPONG_0,
  .dspp = DSPP_0,
 }, {
  .name = "lm_1", .id = LM_1,
  .base = 0x45000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_0,
  .pingpong = PINGPONG_1,
  .dspp = DSPP_1,
 }, {
  .name = "lm_2", .id = LM_2,
  .base = 0x46000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_3,
  .pingpong = PINGPONG_2,
  .dspp = DSPP_2,
 }, {
  .name = "lm_3", .id = LM_3,
  .base = 0x47000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_2,
  .pingpong = PINGPONG_3,
  .dspp = DSPP_3,
 }, {
  .name = "lm_4", .id = LM_4,
  .base = 0x48000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_5,
  .pingpong = PINGPONG_4,
 }, {
  .name = "lm_5", .id = LM_5,
  .base = 0x49000, .len = 0x320,
  .features = MIXER_MSM8998_MASK,
  .sblk = &sdm845_lm_sblk,
  .lm_pair = LM_4,
  .pingpong = PINGPONG_5,
 },
};

static const struct dpu_dspp_cfg sc8280xp_dspp[] = {
 {
  .name = "dspp_0", .id = DSPP_0,
  .base = 0x54000, .len = 0x1800,
  .sblk = &sdm845_dspp_sblk,
 }, {
  .name = "dspp_1", .id = DSPP_1,
  .base = 0x56000, .len = 0x1800,
  .sblk = &sdm845_dspp_sblk,
 }, {
  .name = "dspp_2", .id = DSPP_2,
  .base = 0x58000, .len = 0x1800,
  .sblk = &sdm845_dspp_sblk,
 }, {
  .name = "dspp_3", .id = DSPP_3,
  .base = 0x5a000, .len = 0x1800,
  .sblk = &sdm845_dspp_sblk,
 },
};

static const struct dpu_pingpong_cfg sc8280xp_pp[] = {
 {
  .name = "pingpong_0", .id = PINGPONG_0,
  .base = 0x69000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_0,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
 }, {
  .name = "pingpong_1", .id = PINGPONG_1,
  .base = 0x6a000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_0,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
 }, {
  .name = "pingpong_2", .id = PINGPONG_2,
  .base = 0x6b000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_1,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
 }, {
  .name = "pingpong_3", .id = PINGPONG_3,
  .base = 0x6c000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_1,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
 }, {
  .name = "pingpong_4", .id = PINGPONG_4,
  .base = 0x6d000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_2,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 30),
 }, {
  .name = "pingpong_5", .id = PINGPONG_5,
  .base = 0x6e000, .len = 0,
  .sblk = &sc7280_pp_sblk,
  .merge_3d = MERGE_3D_2,
  .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR2, 31),
 },
};

static const struct dpu_merge_3d_cfg sc8280xp_merge_3d[] = {
 {
  .name = "merge_3d_0", .id = MERGE_3D_0,
  .base = 0x4e000, .len = 0x8,
 }, {
  .name = "merge_3d_1", .id = MERGE_3D_1,
  .base = 0x4f000, .len = 0x8,
 }, {
  .name = "merge_3d_2", .id = MERGE_3D_2,
  .base = 0x50000, .len = 0x8,
 },
};

/*
 * NOTE: Each display compression engine (DCE) contains dual hard
 * slice DSC encoders so both share same base address but with
 * its own different sub block address.
 */

static const struct dpu_dsc_cfg sc8280xp_dsc[] = {
 {
  .name = "dce_0_0", .id = DSC_0,
  .base = 0x80000, .len = 0x4,
  .sblk = &dsc_sblk_0,
 }, {
  .name = "dce_0_1", .id = DSC_1,
  .base = 0x80000, .len = 0x4,
  .sblk = &dsc_sblk_1,
 }, {
  .name = "dce_1_0", .id = DSC_2,
  .base = 0x81000, .len = 0x4,
  .features = BIT(DPU_DSC_NATIVE_42x_EN),
  .sblk = &dsc_sblk_0,
 }, {
  .name = "dce_1_1", .id = DSC_3,
  .base = 0x81000, .len = 0x4,
  .features = BIT(DPU_DSC_NATIVE_42x_EN),
  .sblk = &dsc_sblk_1,
 }, {
  .name = "dce_2_0", .id = DSC_4,
  .base = 0x82000, .len = 0x4,
  .sblk = &dsc_sblk_0,
 }, {
  .name = "dce_2_1", .id = DSC_5,
  .base = 0x82000, .len = 0x4,
  .sblk = &dsc_sblk_1,
 },
};

/* TODO: INTF 3, 8 and 7 are used for MST, marked as INTF_NONE for now */
static const struct dpu_intf_cfg sc8280xp_intf[] = {
 {
  .name = "intf_0", .id = INTF_0,
  .base = 0x34000, .len = 0x280,
  .type = INTF_DP,
  .controller_id = MSM_DP_CONTROLLER_0,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
 }, {
  .name = "intf_1", .id = INTF_1,
  .base = 0x35000, .len = 0x300,
  .type = INTF_DSI,
  .controller_id = MSM_DSI_CONTROLLER_0,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
  .intr_tear_rd_ptr = DPU_IRQ_IDX(MDP_INTF1_TEAR_INTR, 2),
 }, {
  .name = "intf_2", .id = INTF_2,
  .base = 0x36000, .len = 0x300,
  .type = INTF_DSI,
  .controller_id = MSM_DSI_CONTROLLER_1,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
  .intr_tear_rd_ptr = DPU_IRQ_IDX(MDP_INTF2_TEAR_INTR, 2),
 }, {
  .name = "intf_3", .id = INTF_3,
  .base = 0x37000, .len = 0x280,
  .type = INTF_NONE,
  .controller_id = MSM_DP_CONTROLLER_0,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
 }, {
  .name = "intf_4", .id = INTF_4,
  .base = 0x38000, .len = 0x280,
  .type = INTF_DP,
  .controller_id = MSM_DP_CONTROLLER_1,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 20),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 21),
 }, {
  .name = "intf_5", .id = INTF_5,
  .base = 0x39000, .len = 0x280,
  .type = INTF_DP,
  .controller_id = MSM_DP_CONTROLLER_3,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 23),
 }, {
  .name = "intf_6", .id = INTF_6,
  .base = 0x3a000, .len = 0x280,
  .type = INTF_DP,
  .controller_id = MSM_DP_CONTROLLER_2,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 16),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 17),
 }, {
  .name = "intf_7", .id = INTF_7,
  .base = 0x3b000, .len = 0x280,
  .type = INTF_NONE,
  .controller_id = MSM_DP_CONTROLLER_2,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 18),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 19),
 }, {
  .name = "intf_8", .id = INTF_8,
  .base = 0x3c000, .len = 0x280,
  .type = INTF_NONE,
  .controller_id = MSM_DP_CONTROLLER_1,
  .prog_fetch_lines_worst_case = 24,
  .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
  .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
 },
};

static const struct dpu_perf_cfg sc8280xp_perf_data = {
 .max_bw_low = 13600000,
 .max_bw_high = 18200000,
 .min_core_ib = 2500000,
 .min_llcc_ib = 0,
 .min_dram_ib = 800000,
 .danger_lut_tbl = {0xf, 0xffff, 0x0},
 .safe_lut_tbl = {0xfe00, 0xfe00, 0xffff},
 .qos_lut_tbl = {
  {.nentry = ARRAY_SIZE(sc8180x_qos_linear),
  .entries = sc8180x_qos_linear
  },
  {.nentry = ARRAY_SIZE(sc8180x_qos_macrotile),
  .entries = sc8180x_qos_macrotile
  },
  {.nentry = ARRAY_SIZE(sc7180_qos_nrt),
  .entries = sc7180_qos_nrt
  },
  /* TODO: macrotile-qseed is different from macrotile */
 },
 .cdp_cfg = {
  {.rd_enable = 1, .wr_enable = 1},
  {.rd_enable = 1, .wr_enable = 0}
 },
 .clk_inefficiency_factor = 105,
 .bw_inefficiency_factor = 120,
};

static const struct dpu_mdss_version sc8280xp_mdss_ver = {
 .core_major_ver = 8,
 .core_minor_ver = 0,
};

const struct dpu_mdss_cfg dpu_sc8280xp_cfg = {
 .mdss_ver = &sc8280xp_mdss_ver,
 .caps = &sc8280xp_dpu_caps,
 .mdp = &sc8280xp_mdp,
 .cdm = &dpu_cdm_5_x,
 .ctl_count = ARRAY_SIZE(sc8280xp_ctl),
 .ctl = sc8280xp_ctl,
 .sspp_count = ARRAY_SIZE(sc8280xp_sspp),
 .sspp = sc8280xp_sspp,
 .mixer_count = ARRAY_SIZE(sc8280xp_lm),
 .mixer = sc8280xp_lm,
 .dspp_count = ARRAY_SIZE(sc8280xp_dspp),
 .dspp = sc8280xp_dspp,
 .pingpong_count = ARRAY_SIZE(sc8280xp_pp),
 .pingpong = sc8280xp_pp,
 .dsc_count = ARRAY_SIZE(sc8280xp_dsc),
 .dsc = sc8280xp_dsc,
 .merge_3d_count = ARRAY_SIZE(sc8280xp_merge_3d),
 .merge_3d = sc8280xp_merge_3d,
 .intf_count = ARRAY_SIZE(sc8280xp_intf),
 .intf = sc8280xp_intf,
 .vbif_count = ARRAY_SIZE(sdm845_vbif),
 .vbif = sdm845_vbif,
 .perf = &sc8280xp_perf_data,
};

#endif

Messung V0.5
C=99 H=100 G=99

¤ Dauer der Verarbeitung: 0.14 Sekunden  (vorverarbeitet)  ¤

*© Formatika GbR, Deutschland






Wurzel

Suchen

Beweissystem der NASA

Beweissystem Isabelle

NIST Cobol Testsuite

Cephes Mathematical Library

Wiener Entwicklungsmethode

Haftungshinweis

Die Informationen auf dieser Webseite wurden nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit, noch Qualität der bereit gestellten Informationen zugesichert.

Bemerkung:

Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.