Anforderungen  |   Konzepte  |   Entwurf  |   Entwicklung  |   Qualitätssicherung  |   Lebenszyklus  |   Steuerung
 
 
 
 


Quelle  camcc-qcs615.c   Sprache: C

 
// SPDX-License-Identifier: GPL-2.0-only
/*
 * Copyright (c) 2024, Qualcomm Innovation Center, Inc. All rights reserved.
 */


#include <linux/clk-provider.h>
#include <linux/module.h>
#include <linux/mod_devicetable.h>
#include <linux/of.h>
#include <linux/platform_device.h>
#include <linux/regmap.h>

#include <dt-bindings/clock/qcom,qcs615-camcc.h>

#include "clk-alpha-pll.h"
#include "clk-branch.h"
#include "clk-pll.h"
#include "clk-rcg.h"
#include "clk-regmap.h"
#include "clk-regmap-divider.h"
#include "clk-regmap-mux.h"
#include "common.h"
#include "gdsc.h"
#include "reset.h"

enum {
 DT_BI_TCXO,
};

enum {
 P_BI_TCXO,
 P_CAM_CC_PLL0_OUT_AUX,
 P_CAM_CC_PLL1_OUT_AUX,
 P_CAM_CC_PLL2_OUT_AUX2,
 P_CAM_CC_PLL2_OUT_EARLY,
 P_CAM_CC_PLL3_OUT_MAIN,
};

static const struct pll_vco brammo_vco[] = {
 { 500000000, 1250000000, 0 },
};

static const struct pll_vco spark_vco[] = {
 { 1000000000, 2100000000, 0 },
 { 750000000, 1500000000, 1 },
 { 500000000, 1000000000, 2 },
 { 300000000, 500000000, 3 },
 { 550000000, 1100000000, 4 },
};

/* 600MHz configuration VCO - 2 */
static const struct alpha_pll_config cam_cc_pll0_config = {
 .l = 0x1f,
 .alpha_hi = 0x40,
 .alpha_en_mask = BIT(24),
 .vco_val = BIT(21),
 .vco_mask = GENMASK(21, 20),
 .aux_output_mask = BIT(1),
 .config_ctl_val = 0x4001055b,
 .test_ctl_hi_val = 0x1,
 .test_ctl_hi_mask = 0x1,
};

static struct clk_alpha_pll cam_cc_pll0 = {
 .offset = 0x0,
 .config = &cam_cc_pll0_config,
 .vco_table = spark_vco,
 .num_vco = ARRAY_SIZE(spark_vco),
 .regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_DEFAULT],
 .clkr = {
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_pll0",
   .parent_data = &(const struct clk_parent_data) {
    .index = DT_BI_TCXO,
   },
   .num_parents = 1,
   .ops = &clk_alpha_pll_ops,
  },
 },
};

/* 808MHz configuration VCO - 2 */
static struct alpha_pll_config cam_cc_pll1_config = {
 .l = 0x2a,
 .alpha_hi = 0x15,
 .alpha = 0x55555555,
 .alpha_en_mask = BIT(24),
 .vco_val = BIT(21),
 .vco_mask = GENMASK(21, 20),
 .aux_output_mask = BIT(1),
 .config_ctl_val = 0x4001055b,
 .test_ctl_hi_val = 0x1,
 .test_ctl_hi_mask = 0x1,
};

static struct clk_alpha_pll cam_cc_pll1 = {
 .offset = 0x1000,
 .config = &cam_cc_pll1_config,
 .vco_table = spark_vco,
 .num_vco = ARRAY_SIZE(spark_vco),
 .regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_DEFAULT],
 .clkr = {
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_pll1",
   .parent_data = &(const struct clk_parent_data) {
    .index = DT_BI_TCXO,
   },
   .num_parents = 1,
   .ops = &clk_alpha_pll_ops,
  },
 },
};

/* 960MHz configuration VCO - 0 */
static struct alpha_pll_config cam_cc_pll2_config = {
 .l = 0x32,
 .vco_val = 0x0,
 .vco_mask = GENMASK(21, 20),
 .early_output_mask = BIT(3),
 .aux2_output_mask = BIT(2),
 .post_div_val = 0x1 << 8,
 .post_div_mask = 0x3 << 8,
 .config_ctl_val = 0x04289,
 .test_ctl_val = 0x08000000,
 .test_ctl_mask = 0x08000000,
};

static struct clk_alpha_pll cam_cc_pll2 = {
 .offset = 0x2000,
 .config = &cam_cc_pll2_config,
 .vco_table = brammo_vco,
 .num_vco = ARRAY_SIZE(brammo_vco),
 .regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_BRAMMO],
 .clkr = {
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_pll2",
   .parent_data = &(const struct clk_parent_data) {
    .index = DT_BI_TCXO,
   },
   .num_parents = 1,
   .ops = &clk_alpha_pll_ops,
  },
 },
};

static const struct clk_div_table post_div_table_cam_cc_pll2_out_aux2[] = {
 { 0x1, 2 },
 { }
};

static struct clk_alpha_pll_postdiv cam_cc_pll2_out_aux2 = {
 .offset = 0x2000,
 .post_div_shift = 8,
 .post_div_table = post_div_table_cam_cc_pll2_out_aux2,
 .num_post_div = ARRAY_SIZE(post_div_table_cam_cc_pll2_out_aux2),
 .width = 2,
 .regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_BRAMMO],
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_pll2_out_aux2",
  .parent_hws = (const struct clk_hw*[]) {
   &cam_cc_pll2.clkr.hw,
  },
  .num_parents = 1,
  .ops = &clk_alpha_pll_postdiv_ops,
 },
};

/* 1080MHz configuration - VCO - 0 */
static struct alpha_pll_config cam_cc_pll3_config = {
 .l = 0x38,
 .alpha_hi = 0x40,
 .alpha_en_mask = BIT(24),
 .vco_val = 0x0,
 .vco_mask = GENMASK(21, 20),
 .main_output_mask = BIT(0),
 .config_ctl_val = 0x4001055b,
 .test_ctl_hi_val = 0x1,
 .test_ctl_hi_mask = 0x1,
};

static struct clk_alpha_pll cam_cc_pll3 = {
 .offset = 0x3000,
 .config = &cam_cc_pll3_config,
 .vco_table = spark_vco,
 .num_vco = ARRAY_SIZE(spark_vco),
 .regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_DEFAULT],
 .clkr = {
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_pll3",
   .parent_data = &(const struct clk_parent_data) {
    .index = DT_BI_TCXO,
   },
   .num_parents = 1,
   .ops = &clk_alpha_pll_ops,
  },
 },
};

static const struct parent_map cam_cc_parent_map_0[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL1_OUT_AUX, 2 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_0[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll1.clkr.hw },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_1[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL2_OUT_EARLY, 4 },
 { P_CAM_CC_PLL3_OUT_MAIN, 5 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_1[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll2.clkr.hw },
 { .hw = &cam_cc_pll3.clkr.hw },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_2[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL1_OUT_AUX, 2 },
 { P_CAM_CC_PLL2_OUT_EARLY, 4 },
 { P_CAM_CC_PLL3_OUT_MAIN, 5 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_2[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll1.clkr.hw },
 { .hw = &cam_cc_pll2.clkr.hw },
 { .hw = &cam_cc_pll3.clkr.hw },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_3[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL2_OUT_AUX2, 1 },
};

static const struct clk_parent_data cam_cc_parent_data_3[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll2_out_aux2.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_4[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL3_OUT_MAIN, 5 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_4[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll3.clkr.hw },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_5[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_5[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct parent_map cam_cc_parent_map_6[] = {
 { P_BI_TCXO, 0 },
 { P_CAM_CC_PLL1_OUT_AUX, 2 },
 { P_CAM_CC_PLL3_OUT_MAIN, 5 },
 { P_CAM_CC_PLL0_OUT_AUX, 6 },
};

static const struct clk_parent_data cam_cc_parent_data_6[] = {
 { .index = DT_BI_TCXO },
 { .hw = &cam_cc_pll1.clkr.hw },
 { .hw = &cam_cc_pll3.clkr.hw },
 { .hw = &cam_cc_pll0.clkr.hw },
};

static const struct freq_tbl ftbl_cam_cc_bps_clk_src[] = {
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(360000000, P_CAM_CC_PLL3_OUT_MAIN, 3, 0, 0),
 F(432000000, P_CAM_CC_PLL3_OUT_MAIN, 2.5, 0, 0),
 F(480000000, P_CAM_CC_PLL2_OUT_EARLY, 2, 0, 0),
 F(540000000, P_CAM_CC_PLL3_OUT_MAIN, 2, 0, 0),
 F(600000000, P_CAM_CC_PLL0_OUT_AUX, 1, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_bps_clk_src = {
 .cmd_rcgr = 0x6010,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_1,
 .freq_tbl = ftbl_cam_cc_bps_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_bps_clk_src",
  .parent_data = cam_cc_parent_data_1,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_1),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_cci_clk_src[] = {
 F(37500000, P_CAM_CC_PLL0_OUT_AUX, 16, 0, 0),
 F(50000000, P_CAM_CC_PLL0_OUT_AUX, 12, 0, 0),
 F(100000000, P_CAM_CC_PLL0_OUT_AUX, 6, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_cci_clk_src = {
 .cmd_rcgr = 0xb0d8,
 .mnd_width = 8,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_5,
 .freq_tbl = ftbl_cam_cc_cci_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_cci_clk_src",
  .parent_data = cam_cc_parent_data_5,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_5),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_cphy_rx_clk_src[] = {
 F(100000000, P_CAM_CC_PLL0_OUT_AUX, 6, 0, 0),
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(269333333, P_CAM_CC_PLL1_OUT_AUX, 3, 0, 0),
 F(320000000, P_CAM_CC_PLL2_OUT_EARLY, 3, 0, 0),
 F(384000000, P_CAM_CC_PLL2_OUT_EARLY, 2.5, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_cphy_rx_clk_src = {
 .cmd_rcgr = 0x9064,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_2,
 .freq_tbl = ftbl_cam_cc_cphy_rx_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_cphy_rx_clk_src",
  .parent_data = cam_cc_parent_data_2,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_2),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_csi0phytimer_clk_src[] = {
 F(100000000, P_CAM_CC_PLL0_OUT_AUX, 6, 0, 0),
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(269333333, P_CAM_CC_PLL1_OUT_AUX, 3, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_csi0phytimer_clk_src = {
 .cmd_rcgr = 0x5004,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_0,
 .freq_tbl = ftbl_cam_cc_csi0phytimer_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_csi0phytimer_clk_src",
  .parent_data = cam_cc_parent_data_0,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_0),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_csi1phytimer_clk_src = {
 .cmd_rcgr = 0x5028,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_0,
 .freq_tbl = ftbl_cam_cc_csi0phytimer_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_csi1phytimer_clk_src",
  .parent_data = cam_cc_parent_data_0,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_0),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_csi2phytimer_clk_src = {
 .cmd_rcgr = 0x504c,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_0,
 .freq_tbl = ftbl_cam_cc_csi0phytimer_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_csi2phytimer_clk_src",
  .parent_data = cam_cc_parent_data_0,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_0),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_fast_ahb_clk_src[] = {
 F(100000000, P_CAM_CC_PLL0_OUT_AUX, 6, 0, 0),
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(300000000, P_CAM_CC_PLL0_OUT_AUX, 2, 0, 0),
 F(404000000, P_CAM_CC_PLL1_OUT_AUX, 2, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_fast_ahb_clk_src = {
 .cmd_rcgr = 0x603c,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_0,
 .freq_tbl = ftbl_cam_cc_fast_ahb_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_fast_ahb_clk_src",
  .parent_data = cam_cc_parent_data_0,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_0),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_icp_clk_src[] = {
 F(240000000, P_CAM_CC_PLL0_OUT_AUX, 2.5, 0, 0),
 F(360000000, P_CAM_CC_PLL3_OUT_MAIN, 3, 0, 0),
 F(432000000, P_CAM_CC_PLL3_OUT_MAIN, 2.5, 0, 0),
 F(480000000, P_CAM_CC_PLL2_OUT_EARLY, 2, 0, 0),
 F(540000000, P_CAM_CC_PLL3_OUT_MAIN, 2, 0, 0),
 F(600000000, P_CAM_CC_PLL0_OUT_AUX, 1, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_icp_clk_src = {
 .cmd_rcgr = 0xb088,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_1,
 .freq_tbl = ftbl_cam_cc_icp_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_icp_clk_src",
  .parent_data = cam_cc_parent_data_1,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_1),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_ife_0_clk_src[] = {
 F(240000000, P_CAM_CC_PLL0_OUT_AUX, 2.5, 0, 0),
 F(360000000, P_CAM_CC_PLL3_OUT_MAIN, 3, 0, 0),
 F(432000000, P_CAM_CC_PLL3_OUT_MAIN, 2.5, 0, 0),
 F(540000000, P_CAM_CC_PLL3_OUT_MAIN, 2, 0, 0),
 F(600000000, P_CAM_CC_PLL0_OUT_AUX, 1, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_ife_0_clk_src = {
 .cmd_rcgr = 0x9010,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_4,
 .freq_tbl = ftbl_cam_cc_ife_0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_0_clk_src",
  .parent_data = cam_cc_parent_data_4,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_4),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_ife_0_csid_clk_src[] = {
 F(100000000, P_CAM_CC_PLL0_OUT_AUX, 6, 0, 0),
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(320000000, P_CAM_CC_PLL2_OUT_EARLY, 3, 0, 0),
 F(404000000, P_CAM_CC_PLL1_OUT_AUX, 2, 0, 0),
 F(480000000, P_CAM_CC_PLL2_OUT_EARLY, 2, 0, 0),
 F(540000000, P_CAM_CC_PLL3_OUT_MAIN, 2, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_ife_0_csid_clk_src = {
 .cmd_rcgr = 0x903c,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_2,
 .freq_tbl = ftbl_cam_cc_ife_0_csid_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_0_csid_clk_src",
  .parent_data = cam_cc_parent_data_2,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_2),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_ife_1_clk_src = {
 .cmd_rcgr = 0xa010,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_4,
 .freq_tbl = ftbl_cam_cc_ife_0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_1_clk_src",
  .parent_data = cam_cc_parent_data_4,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_4),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_ife_1_csid_clk_src = {
 .cmd_rcgr = 0xa034,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_2,
 .freq_tbl = ftbl_cam_cc_ife_0_csid_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_1_csid_clk_src",
  .parent_data = cam_cc_parent_data_2,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_2),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_ife_lite_clk_src = {
 .cmd_rcgr = 0xb004,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_4,
 .freq_tbl = ftbl_cam_cc_ife_0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_lite_clk_src",
  .parent_data = cam_cc_parent_data_4,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_4),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_ife_lite_csid_clk_src = {
 .cmd_rcgr = 0xb024,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_2,
 .freq_tbl = ftbl_cam_cc_ife_0_csid_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ife_lite_csid_clk_src",
  .parent_data = cam_cc_parent_data_2,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_2),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_ipe_0_clk_src = {
 .cmd_rcgr = 0x7010,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_1,
 .freq_tbl = ftbl_cam_cc_icp_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_ipe_0_clk_src",
  .parent_data = cam_cc_parent_data_1,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_1),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_jpeg_clk_src[] = {
 F(66666667, P_CAM_CC_PLL0_OUT_AUX, 9, 0, 0),
 F(133333333, P_CAM_CC_PLL0_OUT_AUX, 4.5, 0, 0),
 F(216000000, P_CAM_CC_PLL3_OUT_MAIN, 5, 0, 0),
 F(320000000, P_CAM_CC_PLL2_OUT_EARLY, 3, 0, 0),
 F(480000000, P_CAM_CC_PLL2_OUT_EARLY, 2, 0, 0),
 F(600000000, P_CAM_CC_PLL0_OUT_AUX, 1, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_jpeg_clk_src = {
 .cmd_rcgr = 0xb04c,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_1,
 .freq_tbl = ftbl_cam_cc_jpeg_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_jpeg_clk_src",
  .parent_data = cam_cc_parent_data_1,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_1),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_lrme_clk_src[] = {
 F(200000000, P_CAM_CC_PLL0_OUT_AUX, 3, 0, 0),
 F(216000000, P_CAM_CC_PLL3_OUT_MAIN, 5, 0, 0),
 F(300000000, P_CAM_CC_PLL0_OUT_AUX, 2, 0, 0),
 F(404000000, P_CAM_CC_PLL1_OUT_AUX, 2, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_lrme_clk_src = {
 .cmd_rcgr = 0xb0f8,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_6,
 .freq_tbl = ftbl_cam_cc_lrme_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_lrme_clk_src",
  .parent_data = cam_cc_parent_data_6,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_6),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_mclk0_clk_src[] = {
 F(19200000, P_BI_TCXO, 1, 0, 0),
 F(24000000, P_CAM_CC_PLL2_OUT_AUX2, 10, 1, 2),
 F(34285714, P_CAM_CC_PLL2_OUT_AUX2, 14, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_mclk0_clk_src = {
 .cmd_rcgr = 0x4004,
 .mnd_width = 8,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_3,
 .freq_tbl = ftbl_cam_cc_mclk0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_mclk0_clk_src",
  .parent_data = cam_cc_parent_data_3,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_3),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_mclk1_clk_src = {
 .cmd_rcgr = 0x4024,
 .mnd_width = 8,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_3,
 .freq_tbl = ftbl_cam_cc_mclk0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_mclk1_clk_src",
  .parent_data = cam_cc_parent_data_3,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_3),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_mclk2_clk_src = {
 .cmd_rcgr = 0x4044,
 .mnd_width = 8,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_3,
 .freq_tbl = ftbl_cam_cc_mclk0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_mclk2_clk_src",
  .parent_data = cam_cc_parent_data_3,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_3),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_rcg2 cam_cc_mclk3_clk_src = {
 .cmd_rcgr = 0x4064,
 .mnd_width = 8,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_3,
 .freq_tbl = ftbl_cam_cc_mclk0_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_mclk3_clk_src",
  .parent_data = cam_cc_parent_data_3,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_3),
  .ops = &clk_rcg2_shared_ops,
 },
};

static const struct freq_tbl ftbl_cam_cc_slow_ahb_clk_src[] = {
 F(80000000, P_CAM_CC_PLL0_OUT_AUX, 7.5, 0, 0),
 { }
};

static struct clk_rcg2 cam_cc_slow_ahb_clk_src = {
 .cmd_rcgr = 0x6058,
 .mnd_width = 0,
 .hid_width = 5,
 .parent_map = cam_cc_parent_map_0,
 .freq_tbl = ftbl_cam_cc_slow_ahb_clk_src,
 .clkr.hw.init = &(const struct clk_init_data) {
  .name = "cam_cc_slow_ahb_clk_src",
  .parent_data = cam_cc_parent_data_0,
  .num_parents = ARRAY_SIZE(cam_cc_parent_data_0),
  .ops = &clk_rcg2_shared_ops,
 },
};

static struct clk_branch cam_cc_bps_ahb_clk = {
 .halt_reg = 0x6070,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x6070,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_bps_ahb_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_slow_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_bps_areg_clk = {
 .halt_reg = 0x6054,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x6054,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_bps_areg_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_fast_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_bps_axi_clk = {
 .halt_reg = 0x6038,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x6038,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_bps_axi_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_bps_clk = {
 .halt_reg = 0x6028,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x6028,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_bps_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_bps_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_camnoc_axi_clk = {
 .halt_reg = 0xb124,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb124,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_camnoc_axi_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_cci_clk = {
 .halt_reg = 0xb0f0,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb0f0,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_cci_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cci_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_core_ahb_clk = {
 .halt_reg = 0xb144,
 .halt_check = BRANCH_HALT_VOTED,
 .clkr = {
  .enable_reg = 0xb144,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_core_ahb_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_slow_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_cpas_ahb_clk = {
 .halt_reg = 0xb11c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb11c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_cpas_ahb_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_slow_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csi0phytimer_clk = {
 .halt_reg = 0x501c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x501c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csi0phytimer_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_csi0phytimer_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csi1phytimer_clk = {
 .halt_reg = 0x5040,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x5040,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csi1phytimer_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_csi1phytimer_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csi2phytimer_clk = {
 .halt_reg = 0x5064,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x5064,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csi2phytimer_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_csi2phytimer_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csiphy0_clk = {
 .halt_reg = 0x5020,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x5020,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csiphy0_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csiphy1_clk = {
 .halt_reg = 0x5044,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x5044,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csiphy1_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_csiphy2_clk = {
 .halt_reg = 0x5068,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x5068,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_csiphy2_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_icp_clk = {
 .halt_reg = 0xb0a0,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb0a0,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_icp_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_icp_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_0_axi_clk = {
 .halt_reg = 0x9080,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x9080,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_0_axi_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_0_clk = {
 .halt_reg = 0x9028,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x9028,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_0_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_0_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_0_cphy_rx_clk = {
 .halt_reg = 0x907c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x907c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_0_cphy_rx_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_0_csid_clk = {
 .halt_reg = 0x9054,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x9054,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_0_csid_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_0_csid_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_0_dsp_clk = {
 .halt_reg = 0x9038,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x9038,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_0_dsp_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_0_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_1_axi_clk = {
 .halt_reg = 0xa058,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xa058,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_1_axi_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_1_clk = {
 .halt_reg = 0xa028,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xa028,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_1_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_1_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_1_cphy_rx_clk = {
 .halt_reg = 0xa054,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xa054,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_1_cphy_rx_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_1_csid_clk = {
 .halt_reg = 0xa04c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xa04c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_1_csid_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_1_csid_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_1_dsp_clk = {
 .halt_reg = 0xa030,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xa030,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_1_dsp_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_1_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_lite_clk = {
 .halt_reg = 0xb01c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb01c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_lite_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_lite_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_lite_cphy_rx_clk = {
 .halt_reg = 0xb044,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb044,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_lite_cphy_rx_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_cphy_rx_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ife_lite_csid_clk = {
 .halt_reg = 0xb03c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb03c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ife_lite_csid_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ife_lite_csid_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ipe_0_ahb_clk = {
 .halt_reg = 0x7040,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x7040,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ipe_0_ahb_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_slow_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ipe_0_areg_clk = {
 .halt_reg = 0x703c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x703c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ipe_0_areg_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_fast_ahb_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ipe_0_axi_clk = {
 .halt_reg = 0x7038,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x7038,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ipe_0_axi_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_ipe_0_clk = {
 .halt_reg = 0x7028,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x7028,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_ipe_0_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_ipe_0_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_jpeg_clk = {
 .halt_reg = 0xb064,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb064,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_jpeg_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_jpeg_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_lrme_clk = {
 .halt_reg = 0xb110,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb110,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_lrme_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_lrme_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_mclk0_clk = {
 .halt_reg = 0x401c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x401c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_mclk0_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_mclk0_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_mclk1_clk = {
 .halt_reg = 0x403c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x403c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_mclk1_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_mclk1_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_mclk2_clk = {
 .halt_reg = 0x405c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x405c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_mclk2_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_mclk2_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_mclk3_clk = {
 .halt_reg = 0x407c,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0x407c,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_mclk3_clk",
   .parent_hws = (const struct clk_hw*[]) {
    &cam_cc_mclk3_clk_src.clkr.hw,
   },
   .num_parents = 1,
   .flags = CLK_SET_RATE_PARENT,
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_soc_ahb_clk = {
 .halt_reg = 0xb140,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb140,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_soc_ahb_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct clk_branch cam_cc_sys_tmr_clk = {
 .halt_reg = 0xb0a8,
 .halt_check = BRANCH_HALT,
 .clkr = {
  .enable_reg = 0xb0a8,
  .enable_mask = BIT(0),
  .hw.init = &(const struct clk_init_data) {
   .name = "cam_cc_sys_tmr_clk",
   .ops = &clk_branch2_ops,
  },
 },
};

static struct gdsc titan_top_gdsc = {
 .gdscr = 0xb134,
 .en_rest_wait_val = 0x2,
 .en_few_wait_val = 0x2,
 .clk_dis_wait_val = 0xf,
 .pd = {
  .name = "titan_top_gdsc",
 },
 .pwrsts = PWRSTS_OFF_ON,
 .flags = POLL_CFG_GDSCR,
};

static struct gdsc bps_gdsc = {
 .gdscr = 0x6004,
 .en_rest_wait_val = 0x2,
 .en_few_wait_val = 0x2,
 .clk_dis_wait_val = 0xf,
 .pd = {
  .name = "bps_gdsc",
 },
 .pwrsts = PWRSTS_OFF_ON,
 .parent = &titan_top_gdsc.pd,
 .flags = POLL_CFG_GDSCR,
};

static struct gdsc ife_0_gdsc = {
 .gdscr = 0x9004,
 .en_rest_wait_val = 0x2,
 .en_few_wait_val = 0x2,
 .clk_dis_wait_val = 0xf,
 .pd = {
  .name = "ife_0_gdsc",
 },
 .pwrsts = PWRSTS_OFF_ON,
 .parent = &titan_top_gdsc.pd,
 .flags = POLL_CFG_GDSCR,
};

static struct gdsc ife_1_gdsc = {
 .gdscr = 0xa004,
 .en_rest_wait_val = 0x2,
 .en_few_wait_val = 0x2,
 .clk_dis_wait_val = 0xf,
 .pd = {
  .name = "ife_1_gdsc",
 },
 .pwrsts = PWRSTS_OFF_ON,
 .parent = &titan_top_gdsc.pd,
 .flags = POLL_CFG_GDSCR,
};

static struct gdsc ipe_0_gdsc = {
 .gdscr = 0x7004,
 .en_rest_wait_val = 0x2,
 .en_few_wait_val = 0x2,
 .clk_dis_wait_val = 0xf,
 .pd = {
  .name = "ipe_0_gdsc",
 },
 .pwrsts = PWRSTS_OFF_ON,
 .parent = &titan_top_gdsc.pd,
 .flags = POLL_CFG_GDSCR | RETAIN_FF_ENABLE,
};

static struct clk_regmap *cam_cc_qcs615_clocks[] = {
 [CAM_CC_BPS_AHB_CLK] = &cam_cc_bps_ahb_clk.clkr,
 [CAM_CC_BPS_AREG_CLK] = &cam_cc_bps_areg_clk.clkr,
 [CAM_CC_BPS_AXI_CLK] = &cam_cc_bps_axi_clk.clkr,
 [CAM_CC_BPS_CLK] = &cam_cc_bps_clk.clkr,
 [CAM_CC_BPS_CLK_SRC] = &cam_cc_bps_clk_src.clkr,
 [CAM_CC_CAMNOC_AXI_CLK] = &cam_cc_camnoc_axi_clk.clkr,
 [CAM_CC_CCI_CLK] = &cam_cc_cci_clk.clkr,
 [CAM_CC_CCI_CLK_SRC] = &cam_cc_cci_clk_src.clkr,
 [CAM_CC_CORE_AHB_CLK] = &cam_cc_core_ahb_clk.clkr,
 [CAM_CC_CPAS_AHB_CLK] = &cam_cc_cpas_ahb_clk.clkr,
 [CAM_CC_CPHY_RX_CLK_SRC] = &cam_cc_cphy_rx_clk_src.clkr,
 [CAM_CC_CSI0PHYTIMER_CLK] = &cam_cc_csi0phytimer_clk.clkr,
 [CAM_CC_CSI0PHYTIMER_CLK_SRC] = &cam_cc_csi0phytimer_clk_src.clkr,
 [CAM_CC_CSI1PHYTIMER_CLK] = &cam_cc_csi1phytimer_clk.clkr,
 [CAM_CC_CSI1PHYTIMER_CLK_SRC] = &cam_cc_csi1phytimer_clk_src.clkr,
 [CAM_CC_CSI2PHYTIMER_CLK] = &cam_cc_csi2phytimer_clk.clkr,
 [CAM_CC_CSI2PHYTIMER_CLK_SRC] = &cam_cc_csi2phytimer_clk_src.clkr,
 [CAM_CC_CSIPHY0_CLK] = &cam_cc_csiphy0_clk.clkr,
 [CAM_CC_CSIPHY1_CLK] = &cam_cc_csiphy1_clk.clkr,
 [CAM_CC_CSIPHY2_CLK] = &cam_cc_csiphy2_clk.clkr,
 [CAM_CC_FAST_AHB_CLK_SRC] = &cam_cc_fast_ahb_clk_src.clkr,
 [CAM_CC_ICP_CLK] = &cam_cc_icp_clk.clkr,
 [CAM_CC_ICP_CLK_SRC] = &cam_cc_icp_clk_src.clkr,
 [CAM_CC_IFE_0_AXI_CLK] = &cam_cc_ife_0_axi_clk.clkr,
 [CAM_CC_IFE_0_CLK] = &cam_cc_ife_0_clk.clkr,
 [CAM_CC_IFE_0_CLK_SRC] = &cam_cc_ife_0_clk_src.clkr,
 [CAM_CC_IFE_0_CPHY_RX_CLK] = &cam_cc_ife_0_cphy_rx_clk.clkr,
 [CAM_CC_IFE_0_CSID_CLK] = &cam_cc_ife_0_csid_clk.clkr,
 [CAM_CC_IFE_0_CSID_CLK_SRC] = &cam_cc_ife_0_csid_clk_src.clkr,
 [CAM_CC_IFE_0_DSP_CLK] = &cam_cc_ife_0_dsp_clk.clkr,
 [CAM_CC_IFE_1_AXI_CLK] = &cam_cc_ife_1_axi_clk.clkr,
 [CAM_CC_IFE_1_CLK] = &cam_cc_ife_1_clk.clkr,
 [CAM_CC_IFE_1_CLK_SRC] = &cam_cc_ife_1_clk_src.clkr,
 [CAM_CC_IFE_1_CPHY_RX_CLK] = &cam_cc_ife_1_cphy_rx_clk.clkr,
 [CAM_CC_IFE_1_CSID_CLK] = &cam_cc_ife_1_csid_clk.clkr,
 [CAM_CC_IFE_1_CSID_CLK_SRC] = &cam_cc_ife_1_csid_clk_src.clkr,
 [CAM_CC_IFE_1_DSP_CLK] = &cam_cc_ife_1_dsp_clk.clkr,
 [CAM_CC_IFE_LITE_CLK] = &cam_cc_ife_lite_clk.clkr,
 [CAM_CC_IFE_LITE_CLK_SRC] = &cam_cc_ife_lite_clk_src.clkr,
 [CAM_CC_IFE_LITE_CPHY_RX_CLK] = &cam_cc_ife_lite_cphy_rx_clk.clkr,
 [CAM_CC_IFE_LITE_CSID_CLK] = &cam_cc_ife_lite_csid_clk.clkr,
 [CAM_CC_IFE_LITE_CSID_CLK_SRC] = &cam_cc_ife_lite_csid_clk_src.clkr,
 [CAM_CC_IPE_0_AHB_CLK] = &cam_cc_ipe_0_ahb_clk.clkr,
 [CAM_CC_IPE_0_AREG_CLK] = &cam_cc_ipe_0_areg_clk.clkr,
 [CAM_CC_IPE_0_AXI_CLK] = &cam_cc_ipe_0_axi_clk.clkr,
 [CAM_CC_IPE_0_CLK] = &cam_cc_ipe_0_clk.clkr,
 [CAM_CC_IPE_0_CLK_SRC] = &cam_cc_ipe_0_clk_src.clkr,
 [CAM_CC_JPEG_CLK] = &cam_cc_jpeg_clk.clkr,
 [CAM_CC_JPEG_CLK_SRC] = &cam_cc_jpeg_clk_src.clkr,
 [CAM_CC_LRME_CLK] = &cam_cc_lrme_clk.clkr,
 [CAM_CC_LRME_CLK_SRC] = &cam_cc_lrme_clk_src.clkr,
 [CAM_CC_MCLK0_CLK] = &cam_cc_mclk0_clk.clkr,
 [CAM_CC_MCLK0_CLK_SRC] = &cam_cc_mclk0_clk_src.clkr,
 [CAM_CC_MCLK1_CLK] = &cam_cc_mclk1_clk.clkr,
 [CAM_CC_MCLK1_CLK_SRC] = &cam_cc_mclk1_clk_src.clkr,
 [CAM_CC_MCLK2_CLK] = &cam_cc_mclk2_clk.clkr,
 [CAM_CC_MCLK2_CLK_SRC] = &cam_cc_mclk2_clk_src.clkr,
 [CAM_CC_MCLK3_CLK] = &cam_cc_mclk3_clk.clkr,
 [CAM_CC_MCLK3_CLK_SRC] = &cam_cc_mclk3_clk_src.clkr,
 [CAM_CC_PLL0] = &cam_cc_pll0.clkr,
 [CAM_CC_PLL1] = &cam_cc_pll1.clkr,
 [CAM_CC_PLL2] = &cam_cc_pll2.clkr,
 [CAM_CC_PLL2_OUT_AUX2] = &cam_cc_pll2_out_aux2.clkr,
 [CAM_CC_PLL3] = &cam_cc_pll3.clkr,
 [CAM_CC_SLOW_AHB_CLK_SRC] = &cam_cc_slow_ahb_clk_src.clkr,
 [CAM_CC_SOC_AHB_CLK] = &cam_cc_soc_ahb_clk.clkr,
 [CAM_CC_SYS_TMR_CLK] = &cam_cc_sys_tmr_clk.clkr,
};

static struct gdsc *cam_cc_qcs615_gdscs[] = {
 [BPS_GDSC] = &bps_gdsc,
 [IFE_0_GDSC] = &ife_0_gdsc,
 [IFE_1_GDSC] = &ife_1_gdsc,
 [IPE_0_GDSC] = &ipe_0_gdsc,
 [TITAN_TOP_GDSC] = &titan_top_gdsc,
};

static const struct qcom_reset_map cam_cc_qcs615_resets[] = {
 [CAM_CC_BPS_BCR] = { 0x6000 },
 [CAM_CC_CAMNOC_BCR] = { 0xb120 },
 [CAM_CC_CCI_BCR] = { 0xb0d4 },
 [CAM_CC_CPAS_BCR] = { 0xb118 },
 [CAM_CC_CSI0PHY_BCR] = { 0x5000 },
 [CAM_CC_CSI1PHY_BCR] = { 0x5024 },
 [CAM_CC_CSI2PHY_BCR] = { 0x5048 },
 [CAM_CC_ICP_BCR] = { 0xb074 },
 [CAM_CC_IFE_0_BCR] = { 0x9000 },
 [CAM_CC_IFE_1_BCR] = { 0xa000 },
 [CAM_CC_IFE_LITE_BCR] = { 0xb000 },
 [CAM_CC_IPE_0_BCR] = { 0x7000 },
 [CAM_CC_JPEG_BCR] = { 0xb048 },
 [CAM_CC_LRME_BCR] = { 0xb0f4 },
 [CAM_CC_MCLK0_BCR] = { 0x4000 },
 [CAM_CC_MCLK1_BCR] = { 0x4020 },
 [CAM_CC_MCLK2_BCR] = { 0x4040 },
 [CAM_CC_MCLK3_BCR] = { 0x4060 },
 [CAM_CC_TITAN_TOP_BCR] = { 0xb130 },
};

static struct clk_alpha_pll *cam_cc_qcs615_plls[] = {
 &cam_cc_pll0,
 &cam_cc_pll1,
 &cam_cc_pll2,
 &cam_cc_pll3,
};

static const struct regmap_config cam_cc_qcs615_regmap_config = {
 .reg_bits = 32,
 .reg_stride = 4,
 .val_bits = 32,
 .max_register = 0xd004,
 .fast_io = true,
};

static struct qcom_cc_driver_data cam_cc_qcs615_driver_data = {
 .alpha_plls = cam_cc_qcs615_plls,
 .num_alpha_plls = ARRAY_SIZE(cam_cc_qcs615_plls),
};

static const struct qcom_cc_desc cam_cc_qcs615_desc = {
 .config = &cam_cc_qcs615_regmap_config,
 .clks = cam_cc_qcs615_clocks,
 .num_clks = ARRAY_SIZE(cam_cc_qcs615_clocks),
 .resets = cam_cc_qcs615_resets,
 .num_resets = ARRAY_SIZE(cam_cc_qcs615_resets),
 .gdscs = cam_cc_qcs615_gdscs,
 .num_gdscs = ARRAY_SIZE(cam_cc_qcs615_gdscs),
 .driver_data = &cam_cc_qcs615_driver_data,
};

static const struct of_device_id cam_cc_qcs615_match_table[] = {
 { .compatible = "qcom,qcs615-camcc" },
 { }
};
MODULE_DEVICE_TABLE(of, cam_cc_qcs615_match_table);

static int cam_cc_qcs615_probe(struct platform_device *pdev)
{
 return qcom_cc_probe(pdev, &cam_cc_qcs615_desc);
}

static struct platform_driver cam_cc_qcs615_driver = {
 .probe = cam_cc_qcs615_probe,
 .driver = {
  .name = "camcc-qcs615",
  .of_match_table = cam_cc_qcs615_match_table,
 },
};

module_platform_driver(cam_cc_qcs615_driver);

MODULE_DESCRIPTION("QTI CAMCC QCS615 Driver");
MODULE_LICENSE("GPL");

Messung V0.5
C=94 H=93 G=93

¤ Dauer der Verarbeitung: 0.6 Sekunden  (vorverarbeitet)  ¤

*© Formatika GbR, Deutschland






Wurzel

Suchen

Beweissystem der NASA

Beweissystem Isabelle

NIST Cobol Testsuite

Cephes Mathematical Library

Wiener Entwicklungsmethode

Haftungshinweis

Die Informationen auf dieser Webseite wurden nach bestem Wissen sorgfältig zusammengestellt. Es wird jedoch weder Vollständigkeit, noch Richtigkeit, noch Qualität der bereit gestellten Informationen zugesichert.

Bemerkung:

Die farbliche Syntaxdarstellung und die Messung sind noch experimentell.






                                                                                                                                                                                                                                                                                                                                                                                                     


Neuigkeiten

     Aktuelles
     Motto des Tages

Software

     Produkte
     Quellcodebibliothek

Aktivitäten

     Artikel über Sicherheit
     Anleitung zur Aktivierung von SSL

Muße

     Gedichte
     Musik
     Bilder

Jenseits des Üblichen ....

Besucherstatistik

Besucherstatistik

Monitoring

Montastic status badge